会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
首页 / 专利库 / 电气元件和设备 / 电机 / 变压器 / 匹配变压器 / 在介电基板上集成副本电路和变压器

在介电基板上集成副本电路和变压器

阅读:1009发布:2020-07-06

IPRDB可以提供在介电基板上集成副本电路和变压器专利检索,专利查询,专利分析的服务。并且一种特定器件包括布置在介电基板之上的副本电路。副本电路包括配置成充当可变电容器或可变电阻器的薄膜晶体管(TFT)。该器件还包括布置在介电基板之上且耦合到副本电路的变压器。变压器被配置成促成副本电路与天线之间的阻抗匹配。,下面是在介电基板上集成副本电路和变压器专利的具体信息内容。

1.一种器件,包括:

布置在介电基板之上的副本电路,其中所述副本电路包括配置成充当可变电容器或可变电阻器的薄膜晶体管(TFT);以及布置在所述介电基板之上且耦合到所述副本电路的变压器,其中所述变压器被配置成促成所述副本电路与天线之间的阻抗匹配。

2.如权利要求1所述的器件,其特征在于,所述TFT包括漏极区、源极区、栅极区、沟道区、以及栅极绝缘层。

3.如权利要求1所述的器件,其特征在于,所述TFT由非晶硅、多晶硅、连续颗粒硅、氧化铟镓锌(IGZO)、二硫化钼(MoS2)、石墨烯、或它们的组合形成。

4.如权利要求1所述的器件,其特征在于,所述变压器包括横向耦合混合变压器。

5.如权利要求4所述的器件,其特征在于,所述横向耦合混合变压器包括:布置在所述介电基板的表面之上的第一电感器结构;以及布置在所述介电基板的所述表面之上的第二电感器结构,其中所述第一电感器结构和所述第二电感器结构是并排布置的。

6.如权利要求1所述的器件,其特征在于,所述变压器包括纵向耦合混合变压器(VHT)。

7.如权利要求6所述的器件,其特征在于,所述纵向耦合混合变压器包括:布置在所述介电基板的表面之上的第一电感器结构;

布置在所述介电基板的所述表面之上且布置在所述第一电感器结构之上的第二电感器结构;以及介电层,其中所述介电层布置在所述第一电感器结构和所述第二电感器结构之间。

8.如权利要求6所述的器件,其特征在于,所述纵向耦合混合变压器包括:布置在所述介电基板的表面之上的第一电感器结构;以及布置在所述介电基板的所述表面之上且布置在所述第一电感器结构之上的第二电感器结构,其中气隙被布置在所述第一电感器结构与所述第二电感器结构之间。

9.如权利要求1所述的器件,其特征在于,所述变压器和所述副本电路被并排布置。

10.如权利要求1所述的器件,其特征在于,所述变压器被布置在所述副本电路之上。

11.如权利要求1所述的器件,其特征在于,所述副本电路被布置在所述变压器之上。

12.如权利要求1所述的器件,其特征在于,所述介电基板由玻璃类材料形成。

13.如权利要求12所述的器件,其特征在于,所述介电基板由碱土金属硼-铝硅酸盐玻璃、砷化镓(GaAs)、磷酸铟(InP)、碳化硅(SiC)、罗杰斯层叠、或它们的组合形成。

14.如权利要求1所述的器件,其特征在于,所述介电基板由蓝宝石(Al2O3)、石英、陶瓷、或它们的组合形成。

15.如权利要求1所述的器件,其特征在于,所述器件集成在至少一个半导体管芯中。

16.如权利要求1所述的器件,其特征在于,进一步包括选自下组的另一设备:机顶盒、音乐播放器、视频播放器、娱乐单元、导航设备、通信设备、个人数字助理(PDA)、固定位置数据单元、以及计算机,在该另一设备中集成了所述副本电路和所述变压器。

17.一种方法,包括:

在玻璃类材料的表面之上形成副本电路,其中所述副本电路包括配置成充当可变电容器或可变电阻器的薄膜晶体管(TFT);以及在所述玻璃类材料的所述表面之上形成变压器,其中所述变压器耦合到所述副本电路,并且其中所述变压器被配置成促成所述副本电路与天线之间的阻抗匹配。

18.如权利要求17所述的方法,其特征在于,形成所述变压器包括形成横向耦合混合变压器。

19.如权利要求17所述的方法,其特征在于,形成所述变压器包括形成纵向耦合混合变压器。

20.如权利要求17所述的方法,其特征在于,所述变压器和所述副本电路被并排布置。

21.如权利要求17所述的方法,其特征在于,所述变压器被布置在所述副本电路之上。

22.如权利要求17所述的方法,其特征在于,所述副本电路被布置在所述变压器之上。

23.如权利要求17所述的方法,其特征在于,形成所述变压器和形成所述副本电路是由集成到电子设备的处理器来发起的。

24.一种器件,包括:

布置在介电基板之上的用于阻抗匹配的装置,其中所述用于阻抗匹配的装置包括配置成充当可变电容器或可变电阻器的薄膜晶体管(TFT);以及布置在所述介电基板之上且耦合到所述用于阻抗匹配的装置的用于转移能量的装置,其中所述用于转移能量的装置被配置成促成所述用于阻抗匹配的装置与天线之间的阻抗匹配。

25.如权利要求24所述的器件,其特征在于,所述TFT包括漏极区、源极区、栅极区、沟道区、以及栅极绝缘层。

26.如权利要求24所述的器件,其特征在于,所述用于转移能量的装置包括横向耦合混合变压器。

27.如权利要求26所述的器件,其特征在于,所述横向耦合混合变压器包括:布置在所述介电基板的表面之上的第一电感器结构;以及布置在所述介电基板的所述表面之上的第二电感器结构,其中所述第一电感器结构和所述第二电感器结构是并排布置的。

28.如权利要求24所述的器件,其特征在于,所述用于转移能量的装置包括纵向耦合混合变压器(VHT)。

29.如权利要求28所述的器件,其特征在于,所述纵向耦合混合变压器包括:布置在所述介电基板的表面之上的第一电感器结构;

布置在所述介电基板的所述表面之上且布置在所述第一电感器结构之上的第二电感器结构;以及介电层,其中所述介电层布置在所述第一电感器结构和所述第二电感器结构之间。

30.如权利要求28所述的器件,其特征在于,所述纵向耦合混合变压器包括:布置在所述介电基板的表面之上的第一电感器结构;以及布置在所述介电基板的所述表面之上且布置在所述第一电感器结构之上的第二电感器结构,其中气隙被布置在所述第一电感器结构与所述第二电感器结构之间。

31.如权利要求24所述的器件,其特征在于,所述用于转移能量的装置和所述用于阻抗匹配的装置被并排布置。

32.如权利要求24所述的器件,其特征在于,所述用于转移能量的装置被布置在所述用于阻抗匹配的装置之上。

33.如权利要求24所述的器件,其特征在于,所述用于阻抗匹配的装置被布置在所述用于转移能量的装置之上。

34.如权利要求24所述的器件,其特征在于,所述器件集成在至少一个半导体管芯中。

35.如权利要求24所述的器件,其特征在于,进一步包括选自下组的另一设备:机顶盒、音乐播放器、视频播放器、娱乐单元、导航设备、通信设备、个人数字助理(PDA)、固定位置数据单元、以及计算机,在该另一设备中集成了所述用于转移能量的装置和所述用于阻抗匹配的装置。

36.一种方法,包括:

在玻璃类材料的表面之上形成副本电路的第一步骤,其中所述副本电路包括配置成充当可变电容器或可变电阻器的薄膜晶体管(TFT);以及在所述玻璃类材料的所述表面之上形成变压器的第二步骤,其中所述变压器耦合到所述副本电路,并且其中所述变压器被配置成促成所述副本电路与天线之间的阻抗匹配。

37.如权利要求36所述的方法,其特征在于,形成所述变压器包括形成横向耦合混合变压器。

38.如权利要求36所述的方法,其特征在于,形成所述变压器包括形成纵向耦合混合变压器。

39.如权利要求36所述的方法,其特征在于,所述变压器和所述副本电路被并排布置。

40.如权利要求36所述的方法,其特征在于,所述变压器被布置在所述副本电路之上。

41.如权利要求36所述的方法,其特征在于,所述副本电路被布置在所述变压器之上。

42.如权利要求36所述的方法,其特征在于,形成所述变压器和形成所述副本电路是由集成到电子设备的处理器来发起的。

43.如权利要求36所述的方法,其特征在于,所述第一步骤和所述第二步骤是由集成到电子设备的处理器来发起的。

44.一种存储指令的非瞬态计算机可读介质,所述指令当由处理器执行时使所述处理器:发起在玻璃类材料的表面之上形成副本电路,其中所述副本电路包括配置成充当可变电容器或可变电阻器的薄膜晶体管(TFT);以及发起在所述玻璃类材料的所述表面之上形成变压器,其中所述变压器耦合到所述副本电路,并且其中所述变压器被配置成促成所述副本电路与天线之间的阻抗匹配。

45.如权利要求44所述的非瞬态计算机可读介质,其特征在于,进一步包括:进一步包括选自下组的设备:固定位置数据单元以及计算机,在该设备中集成了所述非瞬态计算机可读介质。

46.一种方法,包括:

接收数据文件,所述数据文件包括对应于半导体器件的设计信息;以及根据所述设计信息来制造所述半导体器件,其中所述半导体器件包括:布置在介电基板之上的副本电路,其中所述副本电路包括配置成充当可变电容器或可变电阻器的薄膜晶体管(TFT);以及布置在所述介电基板之上且耦合到所述副本电路的变压器,其中所述变压器被配置成促成所述副本电路与天线之间的阻抗匹配。

47.如权利要求46所述的方法,其特征在于,所述数据文件具有GERBER格式。

48.如权利要求46所述的方法,其特征在于,所述数据文件具有GDSII格式。

说明书全文

在介电基板上集成副本电路和变压器

[0001] 相关申请的交叉引用
[0002] 本申请要求共同拥有的于2013年3月14日提交的美国非临时专利申请No.13/829,784的优先权,该非临时专利申请的内容通过援引全部明确纳入于此。
[0003] 领域
[0004] 本公开一般涉及半导体器件中的副本电路和变压器。
[0005] 相关技术描述
[0006] 技术进步已产生越来越小且越来越强大的计算设备。例如,当前存在各种各样的便携式个人计算设备,包括较小、轻量且易于由用户携带的无线计算设备,诸如便携式无线电话、个人数字助理(PDA)以及寻呼设备。更具体地,便携式无线电话(诸如蜂窝电话和网际协议(IP)电话)可通过无线网络传达语音和数据分组。此外,许多此类无线电话包括被纳入于其中的其他类型的设备。例如,无线电话还可包括数码相机、数码摄像机、数字记录器以及音频文件播放器。同样,此类无线电话可处理可执行指令,包括可被用于访问因特网的软件应用,诸如web浏览器应用。如此,这些无线电话可包括显著的计算能力。
[0007] 在无线通信技术领域中已经实现了多种技术突破。一种技术突破是在实现将大量微电子器件集成到半导体集成电路(IC)中的半导体制造工艺中。半导体制造技术已经降低与制造无线通信产品相关联的成本。
[0008] 互补金属氧化物半导体(CMOS)制造技术可被用于制造无线通信IC。因为射频(RF)双工器使用频率选择性滤波器来用于发射-接收(TX-RX)隔离,所以高隔离要求使得难以将RF片外双工器与CMOS技术集成。表面声波(SAW)技术和薄膜体声波谐振器(FBAR)技术可被用在RF双工器中以提供TX-RX隔离。然而,SAW和FBAR技术与其他技术相比可能导致相对大的模块大小和较高的成本。
[0009] 概述
[0010] 本公开呈现集成耦合到变压器的副本电路的系统的特定实施例。副本电路和变压器被布置在介电基板之上以达成副本电路与天线之间的阻抗匹配并提供发射-接收(TX-RX)隔离。
[0011] 在一特定实施例中,一种器件包括布置在介电基板之上的副本电路。副本电路包括配置成充当可变电容器或可变电阻器的薄膜晶体管(TFT)。该器件还包括布置在介电基板之上且耦合到副本电路的变压器。变压器被配置成促成副本电路与天线之间的阻抗匹配。
[0012] 在另一特定实施例中,一种方法包括在玻璃类材料的表面之上形成副本电路。副本电路包括配置成充当可变电容器或可变电阻器的TFT。该方法还包括在该玻璃类材料的表面之上形成变压器。变压器耦合到副本电路。变压器被配置成促成副本电路与天线之间的阻抗匹配。
[0013] 在又一特定实施例中,一种器件包括布置在介电基板之上的用于阻抗匹配的装置。用于阻抗匹配的装置包括配置成充当可变电容器或可变电阻器的TFT。该器件还包括布置在介电基板之上且耦合到用于阻抗匹配的装置的用于转移能量的装置。用于转移能量的装置被配置成促成用于阻抗匹配的装置与天线之间的阻抗匹配。
[0014] 在又一特定实施例中,一种方法包括在玻璃类材料的表面之上形成副本电路第一步骤。副本电路包括配置成充当可变电容器或可变电阻器的TFT。该方法还包括在该玻璃类材料的表面之上形成变压器的第二步骤。变压器耦合到副本电路。变压器被配置成促成副本电路与天线之间的阻抗匹配。
[0015] 在又一特定实施例中,非瞬态计算机可读介质包括指令,该指令在由处理器执行时,使得处理器发起在玻璃类材料的表面之上形成副本电路。副本电路包括配置成充当可变电容器或可变电阻器的TFT。非瞬态计算机可读介质还包括如下指令:该指令在由处理器执行时,使得处理器发起在玻璃类材料的表面之上形成变压器。变压器耦合到副本电路。变压器被配置成促成副本电路与天线之间的阻抗匹配。
[0016] 在又一特定实施例中,一种方法包括接收包括与半导体器件相对应的设计信息的数据文件。该方法还包括根据该设计信息制造半导体器件。半导体器件包括布置在介电基板之上的副本电路。副本电路包括配置成充当可变电容器或可变电阻器的TFT。该半导体器件还包括布置在介电基板之上且耦合到副本电路的变压器。变压器被配置成促成副本电路与天线之间的阻抗匹配。
[0017] 所公开的各实施例中的至少一者提供的一个特定优点是在同一介电基板之上集成副本电路和变压器可降低副本电路与变压器之间的迹线电感变化。迹线电感变化可造成副本电路和天线之间的阻抗失配,从而降低发射-接收(TX-RX)隔离。在同一介电基板之上制造副本电路和变压器可以达成副本电路与天线之间的阻抗匹配,从而改进TX-RX隔离。
[0018] 本公开的其他方面、优点和特征将在阅读了整个申请后变得明了,整个申请包括下述章节:附图简述、详细描述以及权利要求。
[0019] 附图简述
[0020] 图1是示出包括在基板之上与变压器并排布置的副本电路的结构的特定实施例的示图;
[0021] 图2是示出包括在基板之上布置在变压器之下的副本电路的结构的特定实施例的示图;
[0022] 图3是示出包括在基板之上布置在变压器之上的副本电路的结构的特定实施例的示图;
[0023] 图4是在制造半导体器件的过程中的至少一个阶段期间的结构的第一解说性示图的示图;
[0024] 图5是在制造半导体器件的过程中的至少一个阶段期间的结构的第二解说性示图的示图;
[0025] 图6是在制造半导体器件的过程中的至少一个阶段期间的结构的第三解说性示图的示图;
[0026] 图7是在制造半导体器件的过程中的至少一个阶段期间的结构的第四解说性示图的示图;
[0027] 图8是在制造半导体器件的过程中的至少一个阶段期间的结构的第五解说性示图的示图;
[0028] 图9是在制造半导体器件的过程中的至少一个阶段期间的结构的第六解说性示图的示图;
[0029] 图10是在制造半导体器件的过程中的至少一个阶段期间的结构的第七解说性示图的示图;
[0030] 图11是在制造半导体器件的过程中的至少一个阶段期间的结构的第八解说性示图的示图;
[0031] 图12是在制造半导体器件的过程中的至少一个阶段期间的结构的第九解说性示图的示图;
[0032] 图13是在制造半导体器件的过程中的至少一个阶段期间的结构的第十解说性示图的示图;
[0033] 图14是在制造半导体器件的过程中的至少一个阶段期间的结构的第十一解说性示图的示图;
[0034] 图15是在制造半导体器件的过程中的至少一个阶段期间的结构的第十二解说性示图的示图;
[0035] 图16是在制造半导体器件的过程中的至少一个阶段期间的结构的第十三解说性示图的示图;
[0036] 图17是具有并行配置的多个电感器的变压器的特定实施例的示图;
[0037] 图18是具有交织配置的多个电感器的变压器的特定实施例的示图;
[0038] 图19是在玻璃类材料的表面之上形成副本电路和变压器的方法的特定解说性实施例的流程图;
[0039] 图20是包括副本电路和变压器的通信设备的框图;以及
[0040] 图21是制造包括副本电路和变压器的电子设备的制造过程的特定解说性实施例的数据流图。
[0041] 详细描述
[0042] 图1是示出包括在介电基板103(例如,玻璃类材料,诸如玻璃上无源器件(POG)基板)之上与变压器102并排制造的副本电路101的结构100的实施例的示图。图1在功能框图120、截面图130、以及电路级图140中示出了结构100。
[0043] 在一特定实施例中,副本电路101包括薄膜晶体管(TFT)115。TFT 115包括漏极区104、源极区105、栅极区106、沟道区107、以及栅极绝缘层108。在一特定实施例中,变压器
102是纵向耦合混合变压器(VHT)。在另一实施例中,变压器102是横向耦合混合变压器。
在变压器102是VHT时,变压器102可包括:布置在介电基板(例如,图1的介电基板103)的表面之上的第一电感器结构(例如,第一电感器109);布置在介电结构和第一电感器结构之上的第二电感器结构(例如,第二电感器110);以及布置在第一电感器结构和第二电感器结构之间的介电层(例如,介电层111)。本文中使用的术语“之上”应被解释为是相对于在此呈现的附图中所示出的定向的。变压器102还可包括在第一电感器结构与第二电感器结构之间布置的气隙。在变压器102是横向耦合混合变压器时,变压器102可包括:布置在介电基板(例如,图1的介电基板103)的表面之上的第一电感器结构;以及布置在介电基板的表面之上的第二电感器结构,其中第一电感器结构和第二电感器结构是并排的。
[0044] 如图1所示,变压器102的一端可耦合到副本电路101且变压器102的另一端可耦合到天线112。TFT 115可被配置成充当可变电容器113或可变电阻器114以达成天线112与副本电路101之间的阻抗匹配,或者基本或接近阻抗匹配。变压器102可被配置成促成副本电路101与天线112之间的阻抗匹配或者基本或接近阻抗匹配。在一特定实施例中,TFT 115的源极区105耦合到漏极区104以形成可变电容器113。在一特定实施例中,栅极区106耦合到源极区105以形成可变电阻器114。
[0045] 图2描绘包括在介电基板203(例如,玻璃类材料,诸如玻璃上无源器件(POG)基板)之上与变压器201一起制造的副本电路201的结构200的实施例,其中变压器202被布置在副本电路201之上。图2在高级功能框图中示出了结构200。结构200的电路级图可对应于图1的电路级图140。
[0046] 在一特定实施例中,副本电路201包括薄膜晶体管(TFT)。TFT副本电路201可包括漏极区、源极区、栅极区、沟道区、以及栅极绝缘层。变压器202可以是纵向耦合混合变压器(VHT)或横向耦合混合变压器。在变压器202是VHT时,变压器202可包括:布置在介电基板(例如,介电基板203)的表面之上的第一电感器结构;布置在介电基板和第一电感器结构之上的第二电感器结构;以及布置在第一电感器结构和第二电感器结构之间的介电层。变压器202还可包括在第一电感器结构与第二电感器结构之间布置的气隙。在变压器202是横向耦合混合变压器时,变压器202可包括:布置在介电基板的表面之上的第一电感器结构;以及布置在介电基板的表面之上的第二电感器结构,其中第一电感器结构和第二电感器结构是并排的。
[0047] 图3描绘包括在介电基板303(例如,玻璃类材料,诸如玻璃上无源器件(POG)基板)之上与变压器302一起制造的副本电路301的结构300的实施例,其中副本电路301被布置在变压器302之上。图3示出了结构300的功能框图。结构300的电路级图可对应于图1的电路级图140。
[0048] 在一特定实施例中,副本电路301包括薄膜晶体管(TFT)。TFT副本电路301可包括漏极区、源极区、栅极区、沟道区、以及栅极绝缘层。变压器302可以是纵向耦合混合变压器(VHT)或横向耦合混合变压器。在变压器302是VHT时,变压器302可包括:布置在介电基板(例如,介电基板303)的表面之上的第一电感器结构;布置在介电基板和第一电感器结构之上的第二电感器结构;以及布置在第一电感器结构和第二电感器结构之间的介电层。变压器302还可包括在第一电感器结构与第二电感器结构之间布置的气隙。在变压器302是横向耦合混合变压器时,变压器302可包括:布置在介电基板的表面之上的第一电感器结构;以及布置在介电基板的表面之上的第二电感器结构,其中第一电感器结构和第二电感器结构是并排布置的。
[0049] 如图1-3所示,在介电基板之上制造副本电路和变压器可降低副本电路与变压器之间的迹线电感变化。迹线电感变化可造成副本电路和天线(例如,图1的天线112)之间的阻抗失配,从而降低发射-接收(TX-RX)隔离。在介电基板之上制造副本电路和变压器可以达成副本电路与天线之间的阻抗匹配(或者基本或接近阻抗匹配),从而改进TX-RX隔离。
[0050] 以下描述提供了制造包括与变压器并排的副本电路的器件(如图1所示)的方法的特定实施例的细节。所描述的特征、方法、以及结构可被用来制造其中副本电路在变压器之上或变压器在副本电路之上的器件,分别如图2和图3所示。
[0051] 参考图4,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第一解说性示图且一般化地指定为400。图4示出了副本电路的TFT的栅极区401和变压器的金属连接器402。该示图示出了结构400的一部分的截面图。结构400可包括介电材料作为基板403。在一实施例中,基板403可包括具有高电阻率的玻璃类材料(例如,非晶或无定形固体材料)、宽带隙半导体、或具有高电阻率的塑料基板或由其形成。玻璃类材料的示例包括碱土金属硼-铝硅酸盐(例如,康宁玻璃基板)。砷化镓(GaAs)、磷酸铟(InP)、碳化硅(SiC)、罗杰斯层叠、以及诸如塑料和环氧树脂等聚合物。在另一实施例中,基板403可包括具有高电阻率的晶体材料或由其形成,如蓝宝石(Al2O3)、石英、或陶瓷。在一特定实施例中,基板403的厚度在约0.3mm到约0.7mm的范围内。
[0052] 图4被分成若干区域405-409。每一区域405-409示出了图4-14中的不同器件的形成。例如,区域405示出了TFT的形成,如图1的TFT 115。区域406示出了配置成充当可变电阻器的TFT的形成,如图1的可变电阻器114。区域407示出了配置成充当可变电容器的TFT的形成,如图1的可变电容器113。区域408示出了横向耦合混合变压器的形成。区域409示出了纵向耦合混合变压器的形成。区域405-409可以按包括至少一个变压器和至少一个TFT配置的任何配置来安排,其中TFT被用作副本电路。
[0053] 栅极区401和金属连接器402是使用加成工艺来形成的。各种工艺可被用来施加、移除或图案化各层。例如,薄膜沉积工艺(如,化学气相沉积(CVD)、旋涂、溅射、电镀)可被用来形成金属层和金属间介电层;光刻可被用来形成金属层的图案;蚀刻工艺可被执行以移除不想要的材料;以及平坦化工艺(诸如旋涂、“回蚀”和化学机械抛光(CMP))可被用来创建平坦表面。取决于要被添加、移除、图案化、掺杂、或以其他方式制造的材料,其他工艺也可以或作为替换来被使用。
[0054] 另外,为了便于解说和使本说明书清楚起见,仅有限数量的连接器、电感器、层和其他结构或器件被显示在各附图中。实际上,该结构可包括更多或更少连接器、电感器、层、以及其他结构或器件。
[0055] 导电层404可被沉积在基板403之上以形成副本电路的TFT的栅极区401和金属连接器402。金属连接器402可被用来连接或形成变压器(如图1的变压器102)的电感器。在一特定实施例中,导电层404包括金属(如铝(Al)、钼(Mo)、或铜(Cu))或金属合金(如铝铜合金(Al-Cu)、铝钕(Al-Nd)、铝钽(Al-Ta)、或铝硅铜(AlSiCu))或它们的组合。在一特定实施例中,导电层404的厚度为约1微米(μm)。导电层404可以使用加成工艺来形成,如化学气相沉积(CVD)、旋涂、溅射、或电镀。光刻-蚀刻工艺可被用来将栅极区401和金属连接器402图案化。
[0056] 参考图5,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第二解说性示图且一般化地指定为500。在图5中,在形成栅极区401和金属连接器402之后,绝缘层501被形成在基板403之上以将栅极区401与随后形成的副本电路的TFT的漏极区、源极区、以及沟道区绝缘。绝缘层501可由介电绝缘材料组成,如二氧化硅(SiO2),氮化硅(Si3N4),氧化铝(Al2O3),五氧化二钽(Ta2O5),或适用于将栅极区401与漏极区、源极区以及沟道区绝缘的另一材料。绝缘层501可以通过薄膜沉积工艺来形成,如[0057] (i)用于SiOx和SiNx的等离子体增强化学气相沉积(PE-CVD),
[0058] (ii)用于Al2O3、HfO2以及ZrO2的原子层沉积(ALD),
[0059] (iii)气相沉积(PVD)(如用于SiO2的溅射),或
[0060] (iv)PVD工艺之后的阳极化(如用于Al2O3或Ta2O5)。
[0061] 参考图6,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第三解说性示图且一般化地指定为600。在图6中,在形成绝缘层501之后,层601被形成在基板403之上以形成沟道区602。在一特定实施例中,层601由非晶硅、多晶硅、连续颗粒硅、氧化铟镓锌(IGZO)、二硫化钼(MoS2)、或石墨烯组成。层601可以使用加成工艺来形成,如等离子体增强化学气相沉积(PE-CVD)或溅射。光刻-蚀刻工艺可被用来将层601图案化以形成沟道区602。
[0062] 参考图7,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第四解说性示图且一般化地指定为700。在图7中,在形成沟道区602之后,层701被形成在基板403之上以形成源极区702和漏极区703。在一特定实施例中(例如,在沟道601由非晶硅组成时),层701包括杂质掺杂的非晶硅。层701可以使用加成工艺来形成,如等离子体增强化学气相沉积(PE-CVD)。光刻-蚀刻工艺可被用来将层701图案化以形成源极区702和漏极区703。
[0063] 参考图8,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第五解说性示图且一般化地指定为800。在图8中,在形成源极区702和漏极区703之后,介电层801被形成在基板403之上以将副本电路的TFT和金属连接器与其他电路系统或器件电绝缘。介电层801可包括二氧化硅(SiO2)、氮化硅(Si3N4)、或绝缘聚合物(诸如,聚酰亚胺(PI)、苯并环丁烯(BCB)、或丙烯酸)。在一特定实施例中,介电层801的厚度为约3μm。各向异性蚀刻工艺可被用来在介电层801中创建通孔(或凹陷)802。通孔(或凹陷)802可被用来形成电感器、栅极电极、源极电极、或漏极电极。在一特定实施例中,通孔(或凹陷)802的深度为约2μm。
[0064] 参考图9,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第六解说性示图且一般化地指定为900。在图9中,在形成了通孔(或凹陷)802之后,导电层901被形成在基板403之上以形成栅极电极902、源极电极903、漏极电极904、以及第一电感器905。在一特定实施例中,导电层901由金属(诸如铜(Cu)、铝(Al)、或金(Au))或金属合金制成。导电层901可以使用加成工艺来形成,如化学气相沉积(CVD)、溅射、以及电镀。光刻-蚀刻工艺可被用来将导电层901图案化以形成栅极电极902、源极电极903、漏极电极904、以及第一电感器905。
[0065] 参考图10,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第七解说性示图且一般化地指定为1000。在图10中,在形成了栅极电极902、源极电极903、漏极电极904、以及第一电感器905之后,在基板403之上沉积介电层1001。介电层1001可将栅极电极902、源极电极903、漏极电极904、以及第一电感器905与其他电路系统或器件绝缘。介电层1002可被形成在纵向耦合混合变压器(VHT)中的下电感器与VHT中的随后形成的上电感器之间。为了增强发射-接收(TX-RX)隔离,但不牺牲天线-到-接收机(ANT-RX)耦合效率,介电层1001可由具有低介电常数(k)的材料的组成。这可创建小耦合电容,同时维持第二电感器(图10中未示出)与第一电感器905之间的磁耦合。在一特定实施例中,介电层1001的材料可包括聚酰亚胺(PI)、聚苯并恶唑(PBO)、丙烯酸、沸石咪唑框架材料(ZIF)、以及苯并环丁烯(BCB)。介电层1001可以使用加成工艺来形成,如旋涂继以热固化工艺。在一特定实施例中,介电层1002的厚度在约2μm到约7μm的范围内。
[0066] 参考图11,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第八解说性示图且一般化地指定为1100。在图11中,在形成了介电层之后,导电层1101被沉积在基板403之上以形成第二电感器1102。在一特定实施例中,导电层1101由金属(诸如铜(Cu)、铝(Al)、或金(Au))、金属合金、或它们的组合来制成。导电层1101可以使用加成工艺来形成,如化学气相沉积(CVD)、溅射、以及电镀。光刻-蚀刻工艺可被用来将导电层1101图案化以形成第二电感器1102。在一特定实施例中,第二电感器1102的高度在约10μm到约15μm的范围内。
[0067] 参考图12,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第九解说性示图且一般化地指定为1200。在图12中,在形成了导电层1101和第二电感器1102之后,介电层1201被沉积在基板403之上以将第二电感器1102与其他电路系统或器件绝缘。介电层1201的材料可包括聚酰亚胺(PI)、聚苯并恶唑(PBO)、丙烯酸、沸石咪唑框架材料(ZIF)、或苯并环丁烯(BCB)。介电层1201可以使用加成工艺来形成,如旋涂继以热固化工艺。在一特定实施例中,介电层1201的厚度为约15μm。各向异性蚀刻工艺可被用来在介电层1201中创建凹陷1202。在一特定实施例中,凹陷1202的深度为约2um。
[0068] 参考图13,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第十解说性示图且一般化地指定为1300。在图13中,在创建了介电层1201和凹陷1202之后,导电层1301被沉积在基板403之上以形成可被用来将第二电感器1102与其他电路系统或器件连接的连接器1302。在一特定实施例中,导电层1301可由金属(诸如铝(Al)或铜(Cu))或金属合金(诸如铝铜(Al-Cu)合金)制成。导电层1301可以通过薄膜沉积工艺来形成,如化学气相沉积(CVD)、溅射、以及电镀。光刻-蚀刻工艺可被用来图案化连接器1302。在一特定实施例中,连接器1302的厚度为约3μm到约5μm。
[0069] 参考图14,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第十一解说性示图且一般化地指定为1400。在图14中,在形成了导电层1301并将连接器1302图案化之后,钝化层1401可被形成在基板403之上以将第二电感器1102和连接器
1302与其他电路系统或器件电绝缘。
[0070] 如图14所示,区域405可解说TFT(如图1的TFT 115)的截面图。如图14所示,区域406可解说配置成充当可变电阻器的TFT(如图1的可变电阻器114)的截面图。如图14所示,区域407可解说配置成充当可变电容器的TFT(如图1的可变电容器113)的截面图。如图14所示,区域408可解说横向耦合混合变压器的截面图。如图14所示,区域409可解说纵向耦合混合变压器的截面图。区域405-409可以按包括至少一个变压器和至少一个TFT配置的任何配置来安排,其中TFT被用作副本电路。
[0071] 参考图15,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第十二解说性示图且一般化地指定为1500。图15示出了图10的介电层1002可由沉积牺牲层1501来代替。牺牲层1501可稍后被移除以形成气隙。气隙可增强变压器的性能(例如,增强发射-接收(TX-RX)隔离)。气隙可增强天线-到-接收机(ANT-RX)敏感度。气隙还可降低发射机-到-天线(TX-ANT)和接收机-到-天线(RX-ANT)插入损耗。在一特定实施例中,牺牲层1501中使用的材料包括钼、非晶硅(a-Si)、多晶硅、二氧化硅(SiO2)或SU-8光阻。在一特定实施例中,牺牲层1501的厚度为约5μm。
[0072] 在牺牲层1501代替了介电层1002时,在形成了钝化层1401之后,各向异性蚀刻工艺可被执行以在介电层1201和钝化层1401中创建凹陷1502。凹陷1502可被用作释放孔来移除牺牲层1501以形成气隙。
[0073] 参考图16,描绘了在制造半导体器件的过程中的至少一个阶段期间形成的结构的第十三解说性示图且一般化地指定为1600。在图16中,在创建了凹陷1502之后,牺牲层1501可被移除。在移除了牺牲层1501时,在第二电感器1102与第一电感器905之间形成了气隙1601。
[0074] 在一特定实施例中,不同处理技术(如镶嵌工艺)可被用来形成第一电感器905、第二电感器1102、以及导电层404和1301。在一特定实施例中,形成平面电感器的阵列。在另一实施例中,形成螺旋电感器的阵列。该阵列的电感器可以是方形、圆形、八边形,或可具有另一形状。
[0075] 在一特定实施例中,第一电感器905和第二电感器1102被形成为平行配置中的多个纵向耦合电感器。该多个纵向耦合电感器可包括多个具有两个纵向耦合电感器的集合。参考图17,描绘了具有平行配置中的多个电感器的纵向耦合混合变压器(VHT)的特定解说性实施例且一般化地指定为1700。如图17所示,多个纵向耦合电感器可包括两个或更多个纵向耦合电感器结构,它们中的每一者包括通过连接器连接且是平行配置的一系列电感器
1701和1702。
[0076] 在一特定实施例中,代替平行配置,第一电感器905和第二电感器1102可以按交织配置来形成。参考图18,描绘了具有交织配置中的多个电感器的纵向耦合混合变压器(VHT)的特定解说性实施例且一般化地指定为1800。如图18中所解说的,在交织配置1801中,VHT包括第一类型的一系列电感器1801和第二类型的一系列电感器1802。第一类型的电感器1801和第二类型的电感器1802中的每个电感器与平行配置中的电感器的一部分相对应。第一类型的每一电感器1801与第二类型的每一电感器1802配对且与其横向部置。第一类型的一个电感器1801与第二类型的一个电感器1802的组合可被称为电感器结构。一个电感器结构可被布置在另一电感器结构之上(例如,电感器结构被平行布置)。另外,第一电感器结构的第一类型的电感器1801可以与第二电感器结构的第一类型的电感器1801相连接,其中第二电感器结构布置在第一电感器结构之上。同样,第一电感器结构的第二类型的电感器1802可以与第二电感器结构的第二类型的电感器1802相连接。第二电感器结构可被布置在第一电感器结构之上。
[0077] 参考图19,描绘了在玻璃类材料的表面之上形成副本电路和变压器的方法的特定解说性实施例的流程图且一般化地指定为1900。方法1900的一个或多个操作可由集成到电子设备(诸如半导体制造工厂(例如,“加工厂”)的装备)中的处理器发起,如参照图21进一步描述的。在一特定实施例中,方法1900可被执行以制造图1的结构100、图2的结构200、或图3的结构300。
[0078] 方法1900包括在1902,在玻璃类材料的表面之上形成副本电路。副本电路可包括配置成充当可变电容器或可变电阻器的薄膜晶体管(TFT)。例如,如参考图1所述,副本电路101被形成在介电基板103(例如,玻璃上无源器件(POG)基板)的表面之上。
[0079] 方法1900还包括在1904在该玻璃类材料的表面之上形成变压器。变压器可耦合到副本电路。变压器可被配置成促成副本电路与天线之间的阻抗匹配。例如,副本电路101可以与变压器102并排形成且在图1的介电基板103的表面之上。在另一示例中,变压器202可被形成在副本电路201之上且在图2的介电基板203的表面之上。在另一示例中,副本电路301可被形成在变压器302之上且在图3的介电基板303的表面之上。变压器可以是纵向耦合混合变压器(VHT)或横向耦合混合变压器。
[0080] 参照图19的方法1900描述的一个或多个操作可通过现场可编程门阵列(FPGA)设备、专用集成电路(ASIC)、处理单元(诸如中央处理单元(CPU))、数字信号处理器(DSP)、控制器、另一硬件设备、固件设备、或其任何组合来发起。作为示例,图19的方法1900可由半导体制造装备来发起,诸如执行存储在存储器(例如非瞬态计算机可读介质)中的指令的处理器,如参考图21进一步描述的。
[0081] 在玻璃类材料的表面之上形成副本电路和变压器可降低副本电路与变压器之间的迹线电感变化。迹线电感变化可造成副本电路和天线之间的阻抗失配,从而降低发射-接收(TX-RX)隔离。在玻璃类材料的表面之上形成副本电路和变压器可促成副本电路与天线之间的阻抗匹配(或基本匹配),从而改进TX-RX隔离。
[0082] 参考图20,描绘了包括布置在介电基板之上的副本电路2013和变压器2102的移动设备的特定解说性实施例并且一般化地指定为2000。移动设备2000或其各组件可包括、实现或被包括在诸如以下设备中:移动站、接入点、机顶盒、娱乐单元、导航设备、通信设备、个人数字助理(PDA)、固定位置数据单元、移动位置数据单元、移动电话、蜂窝电话、计算机、便携式计算机、台式计算机、平板、监视器、计算机监视器、电视机、调谐器、无线电装置、卫星无线电装置、音乐播放器、数字音乐播放器、便携式音乐播放器、视频播放器、数字视频播放器、数字视频碟(DVD)播放器、或便携式数字视频播放器。
[0083] 移动设备2000可包括处理器2001,诸如数字信号处理器(DSP)。处理器2001可以耦合到存储器2002(例如,非瞬态计算机可读介质)。
[0084] 图20还示出了耦合至处理器2001和显示器2004的显示控制器2003。编码器/解码器(编解码器)2005也可耦合至处理器2001。扬声器2006和话筒2007可耦合至编解码器2005。无线控制器2008可耦合至处理器2001且可进一步耦合至天线2009。无线控制器2008可包括变压器2012和副本电路2013。变压器2012可耦合到副本电路2013。变压器2012和副本电路2013可以通过达成副本电路2013与天线2009之间的阻抗匹配(或基本匹配),从而改进移动设备2000的发射-接收(TX-RX)隔离,来改进无线控制器2008的性能。变压器2012和副本电路2013可对应于图1的变压器102和副本电路101,可对应于图2的变压器202和副本电路201,可对应于图3的变压器302和副本电路301,或可对应于它们的组合。
[0085] 在一特定实施例中,处理器2001、显示控制器2003、存储器2002、编解码器2005以及无线控制器2008被包括在系统级封装或片上系统设备2014中。输入设备2010和电源2011可耦合至片上系统设备2014。此外,在特定实施例中,并且如图20中所解说的,显示器2004、输入设备2010、扬声器2006、话筒2007、天线2009和电源2011在片上系统设备2014的外部。然而,显示器2004、输入设备2010、扬声器2006、话筒2007、天线2009和电源
2011中的每一者可被耦合到片上系统设备2014的组件,诸如接口或控制器。
[0086] 结合所描述的实施例,一种器件包括耦合到用于转移能量的装置的用于阻抗匹配的装置。用于阻抗匹配的装置可包括图1的副本电路101、图2的副本电路201、或图3的副本电路301。用于转移能量的装置可包括图1的变压器102、图2的变压器202、或图3的变压器302。用于阻抗匹配的装置可包括配置成充当可变电容器或可变电阻器的薄膜晶体管TFT(例如,图1中的副本电路101的TFT 115)。用于转移能量的装置和用于阻抗匹配的装置可被布置在介电基板(例如,图1、2或3的介电基板)之上以促成(例如,基本达成)用于阻抗匹配的装置与天线(图1的天线112)之间的阻抗匹配。
[0087] 上文公开的设备和功能性可被设计和配置在存储在计算机可读介质上的计算机文件(例如,RTL、GDSII、GERBER等)中。一些或全部此类文件可被提供给制造处理人员以基于此类文件来制造设备。结果产生的产品包括半导体晶片,其随后被切割为半导体管芯并被封装成半导体芯片。半导体芯片随后被集成到电子设备中,如参照图21进一步描述的。
[0088] 参照图21,描绘了电子设备制造过程的特定解说性实施例,并且将其一般指定为2100。在图21中,物理设备信息2102在制造过程2100处(诸如在研究计算机2106处)被接收。物理设备信息2102可包括表示半导体器件的至少一个物理属性的设计信息,如布置在介电基板之上的变压器和副本电路(例如,对应于图1的变压器102、副本电路101和介电基板103,对应于图2的变压器202、副本电路201和介电基板203,对应于图3的变压器302、副本电路301和介电基板303,或对应于它们的组合)。例如,物理器件信息2102可包括经由耦合至研究计算机2106的用户接口2104输入的物理参数、材料特性、以及结构信息。研究计算机2106包括耦合至计算机可读介质(诸如存储器2110)的处理器2108,诸如一个或多个处理核。存储器2110可存储计算机可读指令,其可被执行以使处理器2108将物理器件信息2102转换成遵循文件格式并生成库文件2112。
[0089] 在一特定实施例中,库文件2112包括至少一个包括经转换的设计信息的数据文件。例如,库文件2112可包括半导体器件的库,包括布置在介电基板之上的变压器和副本电路(例如,对应于图1的变压器102、副本电路101和介电基板103,对应于图2的变压器202、副本电路201和介电基板203,对应于图3的变压器302、副本电路301和介电基板303,或对应于它们的组合),该库被提供以与电子设计自动化(EDA)工具2120一起使用。
[0090] 库文件2112可在设计计算机2114处与EDA工具2120协同使用,设计计算机2114包括耦合至存储器2118的处理器2116,诸如一个或多个处理核。EDA工具2120可被存储为存储器2118处的处理器可执行指令,以使设计计算机2114的用户能够使用库文件2112设计包括布置在介电基板之上的变压器和副本电路的电路(例如,对应于图1的变压器102、副本电路101和介电基板103,对应于图2的变压器202、副本电路201和介电基板203,对应于图3的变压器302、副本电路301和介电基板303,或对应于它们的组合)。例如,设计计算机2114的用户可经由耦合至设计计算机2114的用户接口2124来输入电路设计信息2122。电路设计信息2122可包括表示半导体器件的至少一个物理属性的设计信息,如布置在介电基板之上的变压器和副本电路(例如,对应于图1的变压器102、副本电路101和介电基板103,对应于图2的变压器202、副本电路201和介电基板203,对应于图3的变压器302、副本电路301和介电基板303,或对应于它们的组合)。作为解说,电路设计性质可包括特定电路的标识以及与电路设计中其他元件的关系、定位信息、特征尺寸信息、互连信息、或表示半导体器件的物理性质的其他信息。
[0091] 设计计算机2114可被配置成转换设计信息(包括电路设计信息2122)以遵循文件格式。作为解说,该文件格式化可包括以分层格式表示关于电路布局的平面几何形状、文本标记、及其他信息的数据库二进制文件格式,诸如图形数据系统(GDSII)文件格式。设计计算机2114可被配置成生成包括经变换的设计信息的数据文件,如包括描述布置在介电基板之上的变压器和副本电路(例如,对应于图1的变压器102、副本电路101和介电基板103,对应于图2的变压器202、副本电路201和介电基板203,对应于图3的变压器302、副本电路301和介电基板303,或对应于它们的组合)的信息以及其他电路或信息的GDSII文件2116。为了解说,数据文件可包括与片上系统(SOC)相对应的信息,该SOC包括布置在介电基板之上的变压器和副本电路(例如,对应于图1的变压器102、副本电路101和介电基板103,对应于图2的变压器202、副本电路201和介电基板203,对应于图3的变压器302、副本电路301和介电基板303,或对应于它们的组合)且还包括SOC内的附加电子电路和组件。
[0092] GDSII文件2126可在制造过程2128处被接收并且根据GDSII文件2126中的经变换的信息来制造布置在介电基板之上的变压器和副本电路(例如,对应于图1的变压器102、副本电路101和介电基板103,对应于图2的变压器202、副本电路201和介电基板203,对应于图3的变压器302、副本电路301和介电基板303,或对应于它们的组合)。例如,器件制造过程可包括将GDSII文件2126提供给掩模制造商2130以创建一个或多个掩模,诸如用于与光刻处理联用的掩模,其在图21中被解说为代表性掩模2132。掩模2132可在制造过程期间被用于生成一个或多个晶片2134,晶片2134可被测试并被分成管芯,诸如代表性管芯2136。管芯2136包括包含布置在介电基板之上的变压器和副本电路(例如,对应于图1的变压器102、副本电路101和介电基板103,对应于图2的变压器202、副本电路201和介电基板203,对应于图3的变压器302、副本电路301和介电基板303,或对应于它们的组合)的电路。
[0093] 结合所描述的实施例,非瞬态计算机可读介质存储指令,该指令在由处理器执行时使处理器发起在玻璃类材料的表面之上形成变压器,以及发起在玻璃类材料的表面之上形成副本电路。副本电路可包括配置成充当可变电容器或可变电阻器的薄膜晶体管(TFT)。变压器可耦合到副本电路。变压器和副本电路可布置在玻璃类材料之上以促成(例如,基本达成)副本电路与天线之间的阻抗匹配。例如,半导体制造工厂的装备可发起图19的方法1900,如结合制造过程2128并使用GDSII文件2126。
[0094] 管芯2136可被提供给封装过程2138,其中管芯2136被纳入到代表性封装2140中。例如,封装2140可包括单个管芯2136或多个管芯,诸如系统级封装(SiP)安排。封装2140可被配置成遵循一个或多个标准或规范,诸如电子器件工程联合委员会(JEDEC)标准。
[0095] 关于封装2140的信息可诸如经由存储在计算机2146处的组件库被分发给各产品设计者。计算机2146可包括耦合至存储器2150的处理器2148,诸如一个或多个处理核。印刷电路板(PCB)工具可作为处理器可执行指令被存储在存储器2150处以处理经由用户接口2144从计算机2146的用户接收的PCB设计信息2142。PCB设计信息2142可包括电路板上的经封装半导体器件的物理定位信息,该经封装半导体器件与包括布置在介电基板之上的变压器和副本电路(例如,对应于图1的变压器102、副本电路101和介电基板103,对应于图2的变压器202、副本电路201和介电基板203,对应于图3的变压器302、副本电路301和介电基板303,或对应于它们的组合)的封装2140相对应。
[0096] 计算机2146可被配置成变换PCB设计信息2142以生成数据文件,如具有包括电路板上的经封装半导体器件的物理定位信息以及电连接(诸如迹线和通孔)的布局的数据的GERBER文件2152,其中该经封装半导体器件与包括布置在介电基板之上的变压器和副本电路(例如,对应于图1的变压器102、副本电路101和介电基板103,对应于图2的变压器202、副本电路201和介电基板203,对应于图3的变压器302、副本电路301和介电基板303,或对应于它们的组合)的封装2140相对应。在其他实施例中,由经转换的PCB设计信息生成的数据文件可具有GERBER格式以外的格式。
[0097] GERBER文件2152可在板组装过程2154处被接收并且被用于创建根据GERBER文件2152内存储的设计信息来制造的PCB,诸如代表性PCB 2156。例如,GERBER文件2152可被上传到一个或多个机器以执行PCB生产过程的各个步骤。PCB 2156可填充有电子组件(包括封装2140)以形成代表性印刷电路组装件(PCA)2158。
[0098] PCA 2158可在产品制造商2160处被接收,并被集成到一个或多个电子设备中,诸如第一代表性电子设备2162和第二代表性电子设备2164。作为解说性非限制性示例,第一代表性电子设备2162、第二代表性电子设备2164、或这两者可以从以下组中选择:机顶盒、音乐播放器、视频播放器、娱乐单元、导航设备、通信设备、个人数字助理(PDA)、固定位置数据单元、以及计算机,在其中集成了布置在介电基板之上的变压器和副本电路(例如,对应于图1的变压器102、副本电路101和介电基板103,对应于图2的变压器202、副本电路201和介电基板203,对应于图3的变压器302、副本电路301和介电基板303,或对应于它们的组合)。作为另一解说性的非限定性示例,电子设备2162和2164中的一者或多者可以是远程单元(诸如移动电话、手持式个人通信系统(PCS)单元)、便携式数据单元(诸如个人数据助理、启用全球定位系统(GPS)的设备、导航设备)、位置固定的数据单元(诸如仪表读数装备)、或者存储或检索数据或计算机指令的任何其他设备、或者其任何组合。尽管图21解说了根据本公开的教导的远程单元,但本公开并不限于这些解说的单元。本公开的实施例可合适地用在包括具有存储器和片上电路系统的有源集成电路系统的任何设备中。
[0099] 一种包括布置在介电基板之上的变压器和副本电路(例如,对应于图1的变压器102、副本电路101和介电基板103,对应于图2的变压器202、副本电路201和介电基板203,对应于图3的变压器302、副本电路301和介电基板303,或对应于它们的组合)的器件可被制造、处理、且纳入到电子设备中,如在解说性制造过程2100中描述的。关于图1-20公开的各实施例的一个或多个方面可被包括在各个处理阶段,诸如被包括在库文件2112、GDSII文件2126、以及GERBER文件2152内,以及被存储在研究计算机2106的存储器2110、设计计算机2114的存储器2118、计算机2146的存储器2150、在各个阶段(诸如在板组装工艺
2154处)使用的一个或多个其他计算机或处理器的存储器(未示出)处,并且还被纳入到一个或多个其他物理实施例中,诸如掩模2132、管芯2136、封装2140、PCA 2158、其他产品(诸如原型电路或设备(未示出))中、或者其任何组合。尽管参照图1-20描绘了各种代表性阶段,但在其他实施例中,可使用较少阶段或者可包括附加阶段。类似地,图21的过程
2100可由单个实体或由执行制造过程2100的各个阶段的一个或多个实体来执行。
[0100] 技术人员将进一步领会,结合本文所公开的实施例来描述的各种解说性逻辑框、配置、模块、电路、和算法步骤可实现为电子硬件、由处理器执行的计算机软件、或这两者的组合。各种解说性组件、框、配置、模块、电路、和步骤已经在上文以其功能性的形式作了一般化描述。此类功能性是被实现为硬件还是处理器可执行指令取决于具体应用和加诸于整体系统的设计约束。技术人员可针对每种特定应用以不同方式来实现所描述的功能性,但此类实现决策不应被解读为致使脱离本发明的范围。
[0101] 结合本文所公开的实施例描述的方法或算法的各个步骤可直接用硬件、由处理器执行的软件模块或两者的组合来实现。软件模块可驻留在存储器中,诸如随机存取存储器(RAM)、闪存、只读存储器(ROM)、可编程只读存储器(PROM)、可擦式可编程只读存储器(EPROM)、电可擦式可编程只读存储器(EEPROM)、寄存器、硬盘、可移动盘、压缩盘只读存储器(CD-ROM)。存储器可以是本领域已知的任何形式的非瞬态存储介质。示例性存储介质(例如,存储器)耦合到处理器以使得该处理器能从/向该存储介质读取和写入信息。在替换方案中,存储介质可以被整合到处理器。处理器和存储介质可驻留在专用集成电路(ASIC)中。ASIC可驻留在计算设备或用户终端中。在替换方案中,处理器和存储介质可作为分立组件驻留在计算设备或用户终端中。
[0102] 提供前面对所公开的实施例的描述是为了使本领域技术人员皆能制作或使用所公开的实施例。对这些实施例的各种修改对于本领域技术人员而言将是显而易见的,并且本文中定义的原理可被应用于其他实施例而不会脱离本公开的范围。因此,本公开并非旨在被限定于本文中示出的实施例,而是应被授予与如由所附权利要求定义的原理和新颖性特征一致的最广的可能范围。
高效检索全球专利

IPRDB是专利检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,专利查询、专利分析

电话:13651749426

侵权分析

IPRDB的侵权分析产品是IPRDB结合多位一线专利维权律师和专利侵权分析师的智慧,开发出来的一款特色产品,也是市面上唯一一款帮助企业研发人员、科研工作者、专利律师、专利分析师快速定位侵权分析的产品,极大的减少了用户重复工作量,提升工作效率,降低无效或侵权分析的准入门槛。

立即试用