会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
首页 / 专利库 / 电信 / 频谱 / 频谱扩展时钟控制装置及频谱扩展时钟发生装置

频谱扩展时钟控制装置及频谱扩展时钟发生装置

阅读:442发布:2021-03-01

IPRDB可以提供频谱扩展时钟控制装置及频谱扩展时钟发生装置专利检索,专利查询,专利分析的服务。并且一种频谱扩展时钟控制装置,能没有频率的过渡性变化地进行SSC功能的启动·停用的流畅转变。具备计数动作控制电路(31)。p计数器(22)在计数动作控制信号(32)表示计数动作时,进行计数动作,在进行了第1值的量的计数时,输出第1输出信号(25)并且把计数值设为0,在计数动作控制信号(32)表示计数停止时,停止计数动作。增减计数器(23)接受第1输出信号(25),进行增计数和减计数。控制器(24)对相位插值器(4)输出相位控制信号(6)。计数动作控制电路(31)输入计数值(26,27),在控制信号表示停止,计数值(26,27)都为初始值(=0)时,把计数动作控制信号(32)设定为表示计数停止的值。,下面是频谱扩展时钟控制装置及频谱扩展时钟发生装置专利的具体信息内容。

1.一种频谱扩展时钟控制装置,进行对输入输入时钟信号,按照相位控制信号而改变输出时钟信号的相位的相位插值器供给上述相位控制信号,对上述相位插值器的上述输出时钟信号进行频率调制的控制,其特征在于,具备:输入上述输入时钟信号,对其进行计数的计数器;

基于上述计数器的计数结果而生成上述相位控制信号的电路;以及

输入对频谱扩展时钟功能的启动及停用进行控制的控制信号,在上述控制信号表示频谱扩展时钟功能启动的场合,用上述计数器进行计数动作,在上述控制信号成为表示频谱扩展时钟功能停用的值时,在上述计数器的计数值成为给定值的时刻,停止上述计数器的计数动作,依此进行控制的计数动作控制电路。

2.根据权利要求1所述的频谱扩展时钟控制装置,其特征在于,

上述计数动作控制电路在上述控制信号成为表示频谱扩展时钟功能停用的值时,在上述计数器的计数值成为给定值的时刻,进行停止对上述计数器的时钟信号的供给和把控制上述计数器的计数动作的信号设定为计数无效的控制中的1个。

3.根据权利要求1所述的频谱扩展时钟控制装置,其特征在于,上述相位控制信号包含延迟上述输出时钟信号的相位的减信号。

4.根据权利要求1所述的频谱扩展时钟控制装置,其特征在于,上述相位控制信号包含延迟上述输出时钟信号的相位的减信号和/或提前上述输出时钟信号的相位的增信号。

5.一种频谱扩展时钟控制装置,进行对输入输入时钟信号,按照相位控制信号而改变输出时钟信号的相位的相位插值器供给上述相位控制信号,对上述相位插值器的上述输出时钟信号进行频率调制的控制,其特征在于,具备:输出对计数动作和停止进行控制的计数动作控制信号的计数动作控制电路;

在来自上述计数动作控制电路的计数动作控制信号表示计数动作时,接受输入了的时钟信号,对其进行计数,在进行了预定的第1值的量的计数时,输出第1输出信号并且把计数值设为初始值,在上述计数动作控制信号表示计数停止时,停止计数动作的第1计数器;

接受来自上述第1计数器的上述第1输出信号,在预定的初始值和预定的第2值之间进行增计数和减计数的第2计数器;以及基于上述第1及第2计数器的计数值,对上述相位插值器输出上述相位控制信号的控制器,上述计数动作控制电路输入对频谱扩展时钟功能的启动及停用进行控制的控制信号和上述第1及第2计数器的计数值,在上述控制信号表示频谱扩展时钟功能停用并且上述第1及第2计数器的计数值都是初始值时,把上述计数动作控制信号设定为表示计数停止的值,在此外的情况下,把上述计数动作控制信号设定为表示计数动作的值。

6.根据权利要求5所述的频谱扩展时钟控制装置,其特征在于,在上述第1计数器的前段具备输入上述输入时钟信号的分频电路,上述第1计数器中输入来自上述分频电路的分频时钟信号。

7.根据权利要求6所述的频谱扩展时钟控制装置,其特征在于,上述控制器输入来自上述分频电路的上述分频时钟信号和上述第1及第2计数器的计数值,基于在由上述分频时钟信号规定的定时的上述第1及第2计数器的计数值,对上述相位插值器输出上述相位控制信号。

8.根据权利要求5所述的频谱扩展时钟控制装置,其特征在于,上述相位控制信号包含延迟上述输出时钟信号的相位的减信号。

9.根据权利要求5所述的频谱扩展时钟控制装置,其特征在于,上述相位控制信号包含延迟上述输出时钟信号的相位的减信号和/或提前上述输出时钟信号的相位的增信号。

10.一种频谱扩展时钟控制装置,进行对输入输入时钟信号,按照相位控制信号而改变输出时钟信号的相位的相位插值器供给上述相位控制信号,对上述相位插值器的上述输出时钟信号进行频率调制的控制,其特征在于,具备:接受输入了的时钟信号,对其进行计数,在进行了预定的第1值的量的计数时,输出第1输出信号并且把计数值设为初始值的第1计数器;

接受来自上述第1计数器的上述第1输出信号,在预定的初始值和预定的第2值之间进行增计数和减计数的第2计数器;

基于上述第1及第2计数器的计数值,对上述相位插值器输出上述相位控制信号的控制器;以及控制对上述第1计数器的时钟信号的供给及停止的时钟控制电路,

上述时钟控制电路进行以下控制:输入对频谱扩展时钟功能的启动及停用进行控制的控制信号和上述第1及第2计数器的计数值,在上述控制信号表示频谱扩展时钟功能启动并且上述第1及第2计数器的计数值都是初始值时,停止向上述第1计数器的时钟信号的供给,在此外的情况下,向上述第1计数器供给时钟信号。

11.根据权利要求10所述的频谱扩展时钟控制装置,其特征在于,

在上述时钟控制电路的前段具备输入上述输入时钟信号的分频电路,

上述时钟控制电路中输入从上述分频电路输出的分频时钟信号,上述时钟控制电路在上述控制信号表示频谱扩展时钟功能启动并且上述第1及第2计数器的计数值都是初始值时,停止向上述第1计数器的时钟信号的供给,在此外的情况下,向上述第1计数器供给时钟信号。

12.根据权利要求11所述的频谱扩展时钟控制装置,其特征在于,上述控制器输入来自上述分频电路的上述分频时钟信号和上述第1及第2计数器的计数值,基于在由上述分频时钟信号规定的定时的上述第1及第2计数器的计数值,对上述相位插值器输出上述相位控制信号。

13.根据权利要求10所述的频谱扩展时钟控制装置,其特征在于,上述相位控制信号包含延迟上述输出时钟信号的相位的减信号。

14.根据权利要求10所述的频谱扩展时钟控制装置,其特征在于,上述相位控制信号包含延迟上述输出时钟信号的相位的减信号和/或提前上述输出时钟信号的相位的增信号。

15.一种频谱扩展时钟发生装置,具备:输入输入时钟信号,按照相位控制信号而改变输出时钟信号的相位的相位插值器;以及进行对上述相位插值器供给上述相位控制信号,对上述输出时钟信号进行频率调制的控制的频谱扩展时钟控制装置,其特征在于,具备权利要求1所述的频谱扩展时钟控制装置,将其作为上述频谱扩展时钟控制装置。

16.一种频谱扩展时钟发生装置,具备:输入输入时钟信号,按照相位控制信号而改变输出时钟信号的相位的相位插值器;以及进行对上述相位插值器供给上述相位控制信号,对上述输出时钟信号进行频率调制的控制的频谱扩展时钟控制装置,其特征在于,具备权利要求5所述的频谱扩展时钟控制装置,将其作为上述频谱扩展时钟控制装置。

17.一种频谱扩展时钟发生装置,具备:输入输入时钟信号,按照相位控制信号而改变输出时钟信号的相位的相位插值器;以及进行对上述相位插值器供给上述相位控制信号,对上述输出时钟信号进行频率调制的控制的频谱扩展时钟控制装置,其特征在于,具备权利要求10所述的频谱扩展时钟控制装置,将其作为上述频谱扩展时钟控制装置。

说明书全文

技术领域

本发明涉及时钟发生电路,特别涉及频谱扩展时钟发生器(SpreadSpectrum Clock Generator)。

背景技术

电子设备内的时钟发生器发生单一的频率的话,该频率及高次谐波的辐射就会变大,因而采用通过频率调制来降低无用辐射的峰值,降低EMI(Electro-Magnetic Interference)的频谱扩展时钟发生器(SSCG)。
近几年,动作频率的高速化不断发展,并列总线上的比特间偏斜问题变得显著,随之,没有比特间偏斜的串行接口普及,在一般使用的个人电脑(PC)等中也已经采用。例如,作为硬盘和CPU间的接口规格,采用了SATA(Serial ATA)。SATA是第1代的通信速率为1.5Gbps的串行接口规格,为了在PC等中使用,作为EMI对策,添加了频谱扩展时钟(SSC)的规格。
作为SSCG,一般使用带脉冲吞没分频器的PLL(Phase LockedLoop),不过,不带脉冲吞没分频器、VCO(电压控制振荡器)等,而是带相位插值器和控制器的SSCG也是公知的(参照专利文献1)。
还有,要寻求在SSC(频谱扩展时钟)动作中暂时停用SSC功能,此后,经过给定时间后,再次启动SSC功能这样的动作。该动作也要求可逆性的切换,因而必须流畅地转变SSC功能的启动·停用。这样的功能在现有SSCG中未配备,在切换时会产生过渡性的频率变化,发生通讯隔断。
在本申请的申请人的专利文献1中披露了适用于SATA的SSC规格(调制度:0~-5000ppm,调制频率30kHz~33kHz)的例子(专利文献1的图4,第3实施例)。详细情况参照专利文献1的记载,以下先概括说明。
在专利文献1记载的SCCG中,如图5所示,向相位插值器4供给减信号6,控制对在输入端子1上输入的时钟信号的给定量的延迟Δ的发生频度,如图6所示,从输出端子2输出被调制了的时钟,从而实现适合于称为「减扩展」的规格的SSCG。
在专利文献1中,图5的相位插值器4的相位步幅取1/64(分解能力N=64,输入时钟信号的周期T0(=1/1.5GHz)的1/64),预分频器21的分频数取4,p计数器22的计数数p和增减计数器23的计数数u取满足为了满足SATA规格的条件式
1500/0.033≤2×m×p×u≤1500/0.03          (1)
的值的77,调制频率取31.62kHz。
p计数器22进行77次计数,每次都更新增减计数器23的值u,根据p计数器22的值和增减计数器23的值的组合,控制器24生成延迟相位插值器4的输出时钟信号的相位的减信号6。
依次增加基准周期数k(=m×p)内的减信号6的逻辑1的数n,提高相位插值器4的相位步幅1/64(分解能力N=64)的相位延迟Δ的发生频度,增减计数器23的值u从0依次进行增计数,在77时,n取77,对来自输出端子2的输出时钟加上最大调制,此后,对增减计数器23的值u进行减计数,一个一个依次减小n,从而改变基准周期数k(=m×p)内的平均频率f。
相位插值器4的相位步幅取输入端子1的时钟信号的1周期T0的1/N(=1/64),基准周期数k下的减信号6的数为n时的时钟信号的平均周期以T<平均>表示的话,则k×T<平均>=k×T0+(n/N)×T0,平均频率f<平均>为
f<平均>=k/{k×T0+(n/N)×T0}
=(1/T0)×(k×N)/(k×N+n)
上述组合下的调制波形,如图7所示,成为以调制频率31.62kHz调制了的东西。1调制周期Tfm由2×m×p×u×T0给出,根据m=4,p=u=77,1.5GHz=1/T0,而成为Tfm=31.6μsec。即,成为最大调制频率1500MHz,最小调制频率1494.2MHz的三角波。
专利文献1:特开2005-4451号公报(第5~9页,第11~13页,图1,图3,图4)

发明内容

发明打算解决的课题
然而,专利文献1记载的现有SSCG由预分频器21、p计数器22、增减计数器23、控制器24和相位插值器4来实现SSC功能,而未配备SSC功能的启动·停用切换电路。
因此,现有SSCG不能实现例如在SSC动作中,暂时停用SSC功能,此后,经过给定时间后,再次启动SSC功能这样的动作。还有,流畅地转变SSC功能的启动·停用的功能的实现成为课题。
用于解决课题的方案
本申请所披露的发明,为了解决上述课题,大致构成如下。
本发明的装置把计数值和控制信号作为输入,在p计数器的前段追加进行计数器动作控制或时钟控制的电路块,从而能控制SSC功能的启动·停用,而且,能没有频率的过渡性变化地流畅地转变启动·停用。
本发明是进行对输入输入时钟信号,按照相位控制信号而改变输出时钟信号的相位的相位插值器供给上述相位控制信号,对上述输出时钟信号进行频率调制的控制的频谱扩展时钟控制装置,进行以下控制:输入上述输入时钟信号,用计数器进行计数,基于计数结果而生成上述相位控制信号,输入对SSC(频谱扩展时钟)功能的启动·停用进行控制的控制信号,在上述控制信号表示SSC功能启动的场合,用上述计数器进行计数动作,在上述控制信号成为表示SSC功能停用的值时,在上述计数器的计数值成为给定值的时刻,停止上述计数器的计数动作。在本发明中,进行停止上述计数器的计数动作的控制的电路在上述控制信号成为表示SSC功能停用的值时,在上述计数器的计数值成为给定值的时刻,进行停止对上述计数器的时钟信号的供给和把控制上述计数器的计数动作的信号设定为计数无效的控制中的1个。
详细而言,本发明的1个方面(侧面)所涉及的装置是进行对输入输入时钟信号,按照相位控制信号而改变输出时钟信号的相位的相位插值器供给上述相位控制信号,对上述输出时钟信号进行频率调制的控制的频谱扩展时钟控制装置,具备:输出对计数动作和停止进行控制的计数动作控制信号的计数动作控制电路;在来自上述计数动作控制电路的计数动作控制信号表示计数动作时,接受输入了的时钟信号,对其进行计数,在进行了预定的第1值的量的计数时,输出第1输出信号并且把计数值设为初始值,在上述计数动作控制信号表示计数停止时,停止计数动作的第1计数器;接受来自上述第1计数器的上述第1输出信号,在预定的初始值和预定的第2值之间进行增计数和减计数的第2计数器;以及基于上述第1及第2计数器的计数值,对上述相位插值器输出上述相位控制信号的控制器,上述计数动作控制电路输入对SSC(频谱扩展时钟)功能的启动·停用进行控制的控制信号和上述第1及第2计数器的计数值,在上述控制信号表示SSC功能停用并且上述第1及第2计数器的计数值都是初始值时,把上述计数动作控制信号设定为表示计数停止的值,在此外的情况下,把上述计数动作控制信号设定为表示计数动作的值。
在本发明中,在上述第1计数器的前段具备输入上述输入时钟信号的分频电路,上述第1计数器中输入来自上述分频电路的分频时钟信号。在本发明中,上述控制器输入来自上述分频电路的上述分频时钟信号和上述第1及第2计数器的计数值,基于在由上述信号规定的定时的上述第1及第2计数器的计数值,对上述相位插值器输出上述相位控制信号。
本发明的又一方面(侧面)所涉及的装置是进行对输入输入时钟信号,按照相位控制信号而改变输出时钟信号的相位的相位插值器供给上述相位控制信号,对上述输出时钟信号进行频率调制的控制的频谱扩展时钟控制装置,具备:接受输入了的时钟信号,对其进行计数,在进行了预定的第1值的量的计数时,输出第1输出信号并且把计数值设为初始值的第1计数器;接受来自上述第1计数器的上述第1输出信号,在预定的初始值和预定的第2值之间进行增计数和减计数的第2计数器;基于上述第1及第2计数器的计数值,对上述相位插值器输出上述相位控制信号的控制器;以及控制对上述第1计数器的时钟信号的供给及停止的时钟控制电路,上述时钟控制电路输入对SSC(频谱扩展时钟)功能的启动·停用进行控制的控制信号和上述第1及第2计数器的计数值,在上述控制信号表示SSC功能启动时,向上述第1计数器供给时钟信号,在上述控制信号表示SSC功能停用时,在上述第1及第2计数器的计数值都成为初始值的时刻,停止对上述第1计数器的时钟信号的供给。
在本发明中,在上述时钟控制电路的前段具备输入上述输入时钟信号的分频电路,上述时钟控制电路中输入从上述分频电路输出的分频时钟信号,上述时钟控制电路在上述控制信号表示SSC功能启动时,向上述第1计数器供给上述分频时钟信号,在上述控制信号表示SSC功能停用时,在上述第1及第2计数器的计数值都成为初始值的时刻,停止对上述第1计数器的上述分频时钟信号的供给。
在本发明中,上述控制器输入来自上述分频电路的上述分频时钟信号和上述第1及第2计数器的计数值,基于在由上述分频时钟信号规定的定时的上述第1及第2计数器的计数值,对上述相位插值器输出上述相位控制信号。
在本发明中,上述相位控制信号包含延迟上述输出时钟信号的相位的减信号。或者,上述相位控制信号包含延迟上述输出时钟信号的相位的减信号和/或提前上述输出时钟信号的相位的增信号。本发明的频谱扩展时钟发生装置,具备:输入输入时钟信号,按照相位控制信号而改变输出时钟信号的相位的相位插值器;以及进行对上述相位插值器供给上述相位控制信号,对上述输出时钟信号进行频率调制的控制的频谱扩展时钟控制装置,其中,具备上述本发明的频谱扩展时钟控制装置作为上述频谱扩展时钟控制装置。
发明效果
根据本发明,可以控制SSC功能的启动·停用,而且可以没有频率的过渡性变化地进行SSC功能的启动·停用的流畅的转变。
根据本发明,可以降低SSC功能停用时的无用功率消耗。

附图说明

图1是表示本发明的第1实施例的构成的图。
图2是表示本发明的第2实施例的构成的图。
图3是说明本发明的第1实施例的动作的波形图。
图4是表示本发明的第3实施例的构成的图。
图5是表示专利文献1的实施例3的构成的图。
图6是表示图5的输出时钟波形的图。
图7是表示专利文献1的实施例3的调制波形的图。
图8是表示专利文献1的实施例1的构成的图。
标号说明
1输入端子
2输出端子
3、3′、50、50′SSC控制器
4相位插值器
5分频时钟信号(定时信号)
6减信号
7增信号
8SSC控制端子
21预分频器
22p计数器
23增减计数器
24控制器
25p计数输出
26计数值
27计数值
31计数动作控制电路
32计数动作控制信号
41时钟控制电路
42分频时钟信号
51k计数器
52增减控制器

具体实施方式

为更加详细述说上述本发明,以下参照附图来说明。本发明具备对于输入输入时钟信号,按照对相位进行可变控制的相位控制信号而改变输出时钟信号的相位的相位插值器(4),从生成上述控制信号的SSC控制器(3),输出对计数动作和停止进行控制的计数动作控制信号的计数动作控制电路(31),在来自计数动作控制电路(31)的计数动作控制信号(32)表示计数动作时,p计数器(22)对时钟信号进行计数,在进行了预定的第1值的量的计数时,输出第1输出信号(25),并且把计数值设为0,在计数动作控制信号(32)表示计数停止时,停止计数动作。增减计数器(23)接受来自p计数器(22)的第1输出信号(25),在预定的初始值(=0)和预定的第2值之间进行增计数和减计数。控制器(24)基于计数器(22,23)的计数值(26,27),对相位插值器(4)输出相位控制信号(6)。
计数动作控制电路(31)输入计数器(22,23)的计数值(26,27),在从端子(8)供给的对SSC(扩展扩展时钟)功能的启动·停用进行控制的控制信号表示SSC功能停用时,到计数器(22,23)的计数值(26,27)都成为初始值(=0)为止,进行计数动作,在计数器(22,23)的计数值(26,27)都成为初始值(=0)的时刻,把计数动作控制信号(32)设定为表示计数停止的值。
在本发明中,SSC控制器(3)在p计数器(22)的前段具备输入输入时钟信号的分频电路(21),p计数器(22)中输入来自分频电路(21)的分频时钟信号(5)。控制器(24)输入来自分频电路(21)的分频时钟信号(5)和计数器(22,23)的计数值(26,27),基于在由上述分频时钟规定的定时的计数器(22,23)的计数值(26,27),对上述相位插值器(4)输出相位控制信号(6)。
本发明,根据别的方式,SSC控制器(3)具备对到p计数器(22)的时钟信号的供给和停止进行控制的时钟控制电路(41),p计数器(22)接受从时钟控制电路(41)供给的时钟信号,对其进行计数,在进行了预定的第1值的量的计数时,输出第1输出信号(25)并且把计数值设为初始值(=0),增减计数器(23)接受来自p计数器(22)的第1输出信号(25),在预定的初始值(=0)和预定的第2值之间进行增计数和减计数,控制器(24)基于计数器(22,23)的计数值(26,27),对上述相位插值器(4)输出上述相位控制信号(6)。在本发明中,SSC控制器(3)在时钟控制电路(41)的前段具备输入输入时钟信号的分频电路(21),时钟控制电路(41)输入计数器(22,23)的计数值(26,27),在从端子(8)供给的对SSC功能进行启动·停用控制的控制信号表示SSC功能停用时,在计数器(22,23)的计数值(26,27)都为初始值时,停止来自分频电路(21)的分频时钟(5)的向p计数器(22)的供给。控制信号从SSC功能停用变为启动时,计数器(22,23)的计数值(26,27)均从初始值开始计数。就以下实施例进行说明。
实施例1
图1是表示本发明的一实施例的构成的图。参照图1,本实施例在图5构成中,在p计数器22的前段追加了计数动作控制电路31,还有,追加了SSC控制端子8,来自SSC控制端子8的控制信号(进行SSC功能的启动·停用控制)输入到计数动作控制电路31。即具备:输入来自端子1的输入时钟信号,输出对其进行m分频所得的分频时钟信号的预分频器21;计数动作控制电路31;对预分频器21的分频时钟从0进行计数,计数数成为p的话,就输出输出信号25并且把计数值设为初始值0的p计数器22;接受来自p计数器22的输出信号25,从初始值0进行增计数,计数数成为u的话,就进行减计数,到初始值0为止的增减计数器23;以及接受预分频器21的分频时钟信号(定时信号)5和p计数器22的计数值26及增减计数器23的计数值27,生成减信号6的控制器24。
在本实施例中,计数动作控制电路31输入来自SSC控制端子8的控制信号(也称为「SSC控制信号」)、p计数器22的计数值26和增减计数器23的计数值27p,对计数器22输出计数动作控制信号32,控制p计数器22的动作(计数有效)和停止(计数无效)。更详细而言,计数动作控制电路31输入来自SSC控制端子8的控制信号和p计数器22的计数值26、增减计数器23的计数值27,在计数值26、27的初始值都是0,而且,只在来自SSC控制端子8的控制信号为停止状态时,在计数动作控制信号32上输出逻辑0(计数器停止)。
计数动作控制电路31在此外的状态下在计数动作控制信号32上输出逻辑1(计数器动作)。
进行上述控制,就能获得图3(e)所示的调制波形。图3是用于说明本发明的一实施例的动作的定时图,图3(a)表示在端子8上输入的SSC控制信号,以HIGH电平(逻辑1)表示SSC功能启动,以LOW电平(逻辑0)表示SSC功能停用。图3(b)表示图5所示的现有SSCG装置的控制器24下的频率控制。如图3(b)所示,不能控制SSC功能的启动·停用。即,重复图7的调制三角波。还有,在图5的现有SSCG装置中,随着从定时t9的SSC控制信号的HIGH电平到LOW电平的转变,如图3(c)所示,输出端子2的频率就从此前的调制频率向最大调制频率(输入时钟信号的频率1.5GHz)发展,非连续地转变。对此,根据本发明,如图3(d)所示,计数动作控制信号32在到计数器22、23双方的计数值都成为初始值0为止,保持HIGH电平(逻辑1),在定时t10向LOW电平转变,停止计数器22的计数动作。可以看出,在调制波形达到了最大调制频率1.5GHz的时刻,计数器22、23停止动作,如图3(e)所示,输出时钟信号流畅地向1.5GHz(SSC功能停用时的频率)转变。从SSC功能的停用向启动变化时,p计数器22、增减计数器23从初始值0开始计数,频率流畅地转变。
更详细而言,SSC控制信号8成为逻辑1的话(定时t1),立刻加上频率调制,在频率调制度不为0ppm的时刻(定时t9),即使SSC控制端子8上输入的信号成为逻辑0,也不马上停止计数动作,而是在频率调制度0ppm即各计数器22、23回到初始值0的时刻(定时t10),计数动作控制信号32成为逻辑0,停止计数动作,停止频率调制。
在通过计数器22的动作·停止来切换、停止SSC功能的启动·停用时,在计数器22、23回到初始值以后停止,因而能流畅地转变启动·停用。
其次,说明本发明的第2实施例。图2是表示本发明的第2实施例的构成的图。参照图2,本实施例也可以是在p计数器22的前段设置时钟控制电路41的构成。时钟控制电路41,与计数动作控制电路31一样,输入在SSC控制端子8上输入的信号及p计数器22的计数值26和增减计数器23的计数值27,只在计数器22、23的计数值为初始值,而且,SSC控制信号8为逻辑0时,停止时钟信号42(预分频电路的分频时钟信号的输出)的供给。
在本实施例中,具备时钟控制电路41,从而能停止计数动作用的时钟信号42。因此,与图1所示的第1实施例相比,能降低SSC停用时的无用功率消耗。
其次,说明本发明的第3实施例。图8是上述专利文献1的实施例1的构成。在图8所示的例子中,在SSC控制器50′中,增减控制器52基于预分频器21、计数器51、23的计数值,生成了提前的增信号7和延迟相位的减信号6。
图4是表示本发明的第3实施例的构成的图。本实施例是在图8的构成中适用了本发明,如图4所示,在SSC控制器50中,具备在k计数器51前段具备上述第2实施例中说明了的构成、功能的时钟控制电路41。
再有,作为本发明的第4实施例,也可以是代替图4的时钟控制电路41而具备图1的计数动作控制电路31的构成。
这样,根据本实施例,能对SSC功能的启动·停用进行控制,而且,能没有频率的过渡性变化地流畅地转变启动·停用。另外,在上述各实施例中,相位插值器4,除了专利文献1记载的构成的插值器以外,可以采用基于控制信号来移动相位的任意电路。
以上就上述实施例说明了本发明,当然,本发明不只限于上述实施例的构成,而是还包括在本发明的范围内本领域技术人员能做的各种变形、修正。
高效检索全球专利

IPRDB是专利检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,专利查询、专利分析

电话:13651749426

侵权分析

IPRDB的侵权分析产品是IPRDB结合多位一线专利维权律师和专利侵权分析师的智慧,开发出来的一款特色产品,也是市面上唯一一款帮助企业研发人员、科研工作者、专利律师、专利分析师快速定位侵权分析的产品,极大的减少了用户重复工作量,提升工作效率,降低无效或侵权分析的准入门槛。

立即试用