会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
首页 / 专利分类库 / 基本电子电路
子分类:
序号 专利名 申请号 申请日 公开(公告)号 公开(公告)日 发明人
161 适用于同步时序SAR ADC的动态比较器及控制方法 CN202310560040.0 2023-05-18 CN116614135B 2024-04-09 任明远; 李世昌; 江晓林; 董长春; 韩天; 张竹
发明提出适用于同步时序SARADC的动态比较器及控制方法,包括:三级结构;其中,第一级结构和第二级结构均为预放大电路,用于对输入信号进行放大,使放大后的输入信号超出第三级结构的噪声范围;所述第三级结构为PMOS输入的存器,包括两个交叉耦合对,使得电路快速响应输出信号,完成比较器的0或1输出;所述第一级结构、第二级结构和第三级结构的正负输出端同相依次连接。本发明提出了一种三级动态比较器,通过使用SAR逻辑进一步编码控制三级电路分时段工作,在优化速度的同时减小了电路功耗。
162 MOS型半导体器件的栅极驱动电路和电变换装置 CN202310317854.1 2023-03-28 CN116436450B 2024-04-09 蒋华平; 廖瑞金; 赵柯
本公开提供一种MOS型半导体器件的栅极驱动电路和电变换装置。栅极驱动电路,包括:第一驱动电路,用于在切换控制节点电压处于有效电平状态时,根据驱动信号输入端提供的有效驱动电压向被驱动器件的栅极提供有效电压,根据驱动信号输入端提供的无效驱动电压向被驱动器件的栅极提供无效电压;第二驱动电路,用于在切换控制节点的电压处于无效电平状态且驱动信号输入端提供无效驱动电压时,根据辅助电压端的电压向被驱动器件的栅极提供中间电压,其中,中间电压介于无效电压与被驱动器件的阈值电压之间,且不含两端端点;切换控制电路,用于对驱动信号输入端的电压进行低通滤波后提供给切换控制节点。
163 一种用于传感器线性化电路的CMOS功率放大器 CN202210358672.4 2022-04-07 CN114640314B 2024-04-09 井凯; 曹家博; 贾杨鹏; 余宁梅; 郭仲杰; 王凤娟
发明公开一种用于传感器线性化电路的CMOS功率放大器,包括:折叠式共源共栅结构的差分输入级电路、浮动栅极推挽式输出级电路和偏置电路;所述偏置电路分别与所述折叠式共源共栅结构的差分输入级电路、所述浮动栅极推挽式输出级电路连接。本发明实现足够大的开环增益,同时有着较强的驱动能,并保证CMOS功率放大器在工作中的稳定性
164 差分放大器 CN202010955374.4 2020-09-11 CN113452332B 2024-04-09 张根珍
本公开涉及一种存储器控制器差分放大器。该差分放大器可包括:放大级,被配置成放大输入差分信号以生成中间差分信号;控制电路,被配置成控制针对中间差分信号的转换速率;以及输出电路,被配置成根据中间差分信号来选择性地执行一个或多个切换操作以生成输出差分信号。
165 SCL译码方法、装置及设备 CN201910968325.1 2019-10-12 CN112653475B 2024-04-09 马亮; 李航; 魏岳军
申请实施例提供一种SCL译码方法、装置及设备,应用于蝶型译码网络,蝶型译码网络包括n+1层节点,蝶型译码网络的第n‑1层节点包括用于执行第一运算的N/2个第一节点,任意一个第一节点执行第一运算,包括:获取第一节点对应的L个部分和,L为SCL译码的路径保留数,L为大于2的整数,N为输入译码器的LLR的个数,N=2n;在第一存储空间中获取第一节点对应的两个运算结果,第一存储空间的大小的N*Qα比特,第一存储空间用于存储每个第一节点对应的两个运算结果:在部分和为1时执行第一运算的运算结果、以及在部分和为0时执行第一运算的运算结果,Qα为一个对数似然比LLR的位宽;根据L个部分和、以及两个运算结果,执行第一运算。降低了SCL译码的空间复杂度。
166 用于解码极化码和乘积码的解码器和方法 CN201880095995.0 2018-09-13 CN112534724B 2024-04-09 卡洛·康多; 瓦莱里奥·比奥里奥; 英格玛·兰德
用于解码极化码和乘积码的解码器和方法。本发明涉及一种解码器(301),用于解码极化码码字,极化码码字通过使用极化码编码方案对信息数据进行编码而得到。极化码码字包括多个码值。解码器(301)包括:处理器(303),被配置为选择第一连续码值以获得第一子码字,并且选择第二连续码值以获得第二子码字。第二连续码值跟随第一连续码值。处理器还被配置为排列第一子码字和第二子码字以形成乘积码矩阵,乘积码矩阵包括:具有第一连续码值的第一矩阵行、具有第二连续码值的第二矩阵行、包括第一子码字和第二子码字的码值的第一矩阵列以及包括第一子码字和第二子码字的码值的第二矩阵列。使用乘积码解码方案解码乘积码矩阵,以从极化码码字中恢复信息数据。本发明还涉及一种解码器(311),用于解码乘积码码字。
167 一种极化码译码方法、装置、芯片、存储介质及程序产品 CN201980014050.6 2019-06-21 CN112425078B 2024-04-09 颜冯尧
一种极化码译码方法、装置、芯片、存储介质及程序产品,其中方法包括:获取待译码比特序列对应的对数似然比LLR序列,根据LLR序列,对待译码比特序列进行译码,得到待译码比特序列中的前i个待译码比特分别对应的i个译码比特;以及,确定LLR序列与K个第一序列的K个欧式距中的最小欧式距,并根据最小欧式距得到i个译码比特的度量值;进而,根据度量值确定是否对终止对待译码比特序列进行译码。采用上述方法,在得到i个译码比特时,计算i个译码比特的度量值,并根据度量值来判别是否提前终止该次译码,比如在度量值大于或等于预设阈值时,可以提前终止译码,从而能够减少不必要的功耗和时延。
168 激光雷达系统及其信号处理方法 CN202010718518.4 2020-07-23 CN112363179B 2024-04-09 崔在元
一种激光雷达系统及其信号处理方法,其中,该系统包括:发送部,向对象物体输出n个输出脉冲;接收部,接收多个输入脉冲,所述多个输入脉冲对应于由所述对象物体反射的所述n个输出脉冲;以及信号处理部,具备:信号变换部,用于将所述多个输入脉冲变换为离散信号;编码部,对被变换为离散信号的所述多个输入脉冲的振幅信息进行编码。
169 一种基于DVB-S2标准的LDPC译码器实现方法 CN202011141711.2 2020-10-22 CN112272029B 2024-04-09 许静文; 龚险峰; 王思洋; 何志应; 张昊亮; 吴桐
发明提出了一种基于DVB‑S2标准的LDPC译码器实现方法,该方法通过行变换与列变换,将DVB‑S2标准的LDPC码杂乱的H矩阵变换为一个QC矩阵,简化了译码器中软信息的存储与调度,且不影响译码性能。
170 译码方法、装置及设备 CN201910659622.8 2019-07-22 CN112260697B 2024-04-09 张朝阳; 郑灯; 秦康剑; 朱致焕; 于天航
申请实施例提供一种译码方法、装置及设备,该方法包括:获取N个对数似然比LLR,所述N个LLR为根据接收到的数据确定得到的,所述接收到的数据对应N个待译码比特,所述N个待译码比特中包括K个信息比特,所述N为大于或等于1的整数,所述K为正整数,1≤K≤N;根据所述K个信息比特所在比特位的可靠度,在所述K个信息比特中确定M个待分裂比特,所述M为小于或等于所述K的正整数;根据所述N个LLR、所述M个待分裂比特、预设极大值和预设极小值,确定所述至少两条译码路径,并在所述至少两条译码路径中确定译码结果。降低了译码时延。
171 矢量调制器移相器的装置和方法 CN202010494111.8 2020-06-03 CN112039493B 2024-04-09 P·K·萨哈
提供矢量调制器移相器的装置和方法。在某些实施方案中,移相器包括:正交滤波器,对差分输入信号进行滤波以产生差分同向(I)电压和差分正交相(Q)电压;同向可变增益放大器(I‑VGA),放大差分I电压以产生差分I电流;正交相可变增益放大器(Q‑VGA),放大差分Q电压以产生差分Q电流;和电流模式组合器,组合差分I电流和差分Q电流以产生差分输出信号。差分输出信号和差分输入信号之间的相位差由I‑VGA和Q‑VGA的增益设置控制。
172 开关驱动装置 CN201980023358.7 2019-01-15 CN112005498B 2024-04-09 滨宪治; 小谷尚弘
例如,该开关驱动装置100包括:驱动器30,其驱动N型半导体开关元件PT1;电流限制单元50,其能够限制提供给自举电路BTC中所包括的启动电容器BC1的电流;以及电流控制单元60,其控制电流限制单元50的操作,其中,当启动电容器BC1的充电电压超过阈值时,所述电流控制单元60驱动所述电流限制单元50,并且限制提供给启动电容器BC1的电流。
173 一种开关机控制电路 CN202010773535.8 2020-08-04 CN111934661B 2024-04-09 李俊明; 吴志高; 左绍舟; 郭泽辰; 林艳
发明实施例公开了一种开关机控制电路,与负载端连接,其特征在于,包括:电池电路,用于输出电池电压或接收充电电压;信号输入电路,用于输入多种不同的控制信号;控制电路,所述控制电路与所述电池模连接,用于根据所述多种不同的控制信号控制所述电池电压是否导通到所述负载端或充电电压导通到所述电池电路。本发明实施例提供的一种开关机控制电路,通过多个MOS管和二极管的运用,解决了现有技术中开关机电路工作处于非稳态,概率性出线无法开机,无法关机等异常现象,实现了超长待机,稳定开机,稳定关机,接适配器时可以自动充电,而且电路料件对精度无苛刻要求,普通料件即可实现,可复制性强的效果。
174 一种大功率微波固态功放供电及保护电路 CN202010786793.X 2020-08-07 CN111884604B 2024-04-09 周二风; 朱良凡; 蔡庆刚; 汪伦源; 刘光亮; 郑君; 刘煜文
发明提供一种大功率微波固态功放供电及保护电路,具有微波固态功放温度检测电路单元、微波固态功放栅压供电电路单元、微波固态功放漏压供电和过压、过流保护电路单元以及微波固态功放漏压供电和过温、供电时序保护电路单元。本发明提供的一种大功率微波固态功放供电及保护电路,可以为微波固态功放供电,且能有效解决大功率微波固态功放过压、过流、过温、加电时序错误时对功放的保护,减少经济损失,提升了功放的稳定性和可靠性。
175 时钟系统、电子装置、处理方法 CN201780091708.4 2017-12-08 CN111418158B 2024-04-09 刘敬波; 刘俊秀; 王雅君; 石岭
发明公开了一种时钟系统(100),时钟系统(100)包括参考时钟模(110)、相环模块(120)、锁相环电源模块(130)、锁相环故障监测模块(140)和锁相环故障处理模块(150)。参考时钟模块(110)用于输出参考时钟信号。锁相环模块(120)用于根据参考时钟信号输出处理时钟信号。锁相环电源模块(130)用于为锁相环模块(120)供电。锁相环故障监测模块(140)用于根据锁相环电源模块(130)的供电电压和处理时钟信号确定锁相环模块(120)的工作状态。锁相环故障处理模块(150)用于根据锁相环模块(120)的工作状态控制锁相环模块(120)和/或锁相环电源模块(130)及确定输出时钟信号。本发明还公开了一种处理方法和一种电子装置。
176 具有安全保护与机内测试功能的电液伺服数字放大器 CN202010337019.0 2020-04-26 CN111404493B 2024-04-09 袁剑平; 潘新祥; 孙寒冰; 李近; 毛鸿飞; 严谨; 谌兴良; 贾宝柱; 姚文东; 庞洪臣
发明提供一种具有安全保护与机内测试功能的电液伺服数字放大器,包括输入信号调理电路信号处理及运算电路、隔离电路、功率放大电路、采样电路、单稳态触发电路、机内测试电路、逻辑运算电路和安全保护电路。本发明提供一种具有安全保护与机内测试功能的电液伺服阀数字放大器,采用第二微处理器IC14对单稳态触发电路的输出电平进行测试,实现机内测试技术,对信号处理及运算电路和功率放大电路进行故障检测,并通过逻辑运算电路控制隔离电路实现对故障的隔离,解决当前大部分电液伺服阀数字放大器无机内测试设计和安全保护的问题。
177 一种基于上升沿采样的抗电压波动的延时开关电路 CN201910381000.3 2019-05-08 CN109995354B 2024-04-09 李汝虎; 蔡舒宏
发明属于电子技术领域,公开了一种基于上升沿采样的抗电压波动的延时开关电路,包括:输入接口Vin+、输入接口Vin‑、输出接口Vout+、输出接口Vout‑、电阻R1、电容C1、稳压二极管VD1、电阻R2、NPN三极管Q1、电阻R4、电容C2、电阻R5以及P‑MOS管MQ1以及稳压二极管VD2;R1的第一端与Vin+相连,第二端通过C1与Vin‑相连;VD1的负极与R1的第二端相连,正极通过R2与Q1的基极相连,Q1的发射极与Vin‑相连;R4的第一端与Q1的集电极相连,第二端通过C2与Vin+相连;R5的第一端与R4的第二端相连,R5的第二端与Vin+相连;MQ1的源极与Vin+相连,栅极与R4的第二端相连,漏极与Vout+相连;VD2的正极与R1的第二端相连,负极与MQ1的漏极相连;Vin‑以及Vout‑接地。
178 一种模拟基带幅相校准及本振泄漏抑制电路 CN201811491532.4 2018-12-07 CN109450485B 2024-04-09 陈明辉; 周永川; 王旭东; 魏伟; 吴迪; 杨格亮
发明公开了一种用于模拟基带的幅相校准及本振泄漏抑制电路,属于模拟射频集成电路技术领域。其包括跨导放大器电路、可变增益放大器电路、可调节电阻网络、可调节电容网络,以及可调节偏置电路。该电路具有结构简单可靠,功耗低和占用面积小等特点,非常适合单片集成。
179 PLL电路及发送系统 CN202280057066.7 2022-08-23 CN117837087A 2024-04-05 藤田真由子; 新名亮规
一种生成输出时钟信号的PLL电路(1),具备:选择电路(70),选择多个时钟信号中的一个时钟信号作为PLL电路(1)的基准时钟信号;以及控制电路(75),在切换基准时钟信号的选择时,暂时减小分频器(3)中的分频比,所述分频器(3)生成作为基准时钟信号的比较对象的反馈时钟信号。例如,控制电路(75)可以在切换基准时钟信号的选择时暂时屏蔽PLL电路(1)内的相位比较器(40)的检测结果。
180 高频放大器 CN202280055089.4 2022-08-01 CN117837081A 2024-04-05 国玉博史; 吉田卓矢
发明提供一种高频放大器,具备:放大器,其对高频信号进行放大;以及阻抗调整部,其调整针对高频的阻抗,该高频是从放大器侧预测负载侧而得的,阻抗调整部具备分布常数电路和集中常数电路。分布常数电路具备与谐波进行谐振的线路长度的传输线路,集中常数电路具备与分布常数电路的谐波以外的谐波以及基波进行谐振的谐振电路。分布常数电路的传输线路由一端为开放端,且具有与各谐波谐振的线路长度的开路短截线构成。高频放大器未具备基波的1/4波长传输线路,通过对基波及谐波进行阻抗调整来进行滤波。