会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
首页 / 专利库 / 电脑零配件 / 接口 / 接口共用电路

接口共用电路

阅读:329发布:2021-02-23

IPRDB可以提供接口共用电路专利检索,专利查询,专利分析的服务。并且本发明提供一种接口共用电路。该接口共用电路包括共用插座、多路转换器、电压转换电路、电源供应电路以及开关电路;共用插座具有插槽、第一引脚、第二引脚、第三引脚以及第四引脚;多路转换器具有第一输入端、第二输入端以及第三输入端,该等输入端根据控制信号选择性地被耦接至处理器的接口引脚;电压转换电路用以转换多路转换器和共用插座之间的电压,并且根据控制信号选择性地传送信号;电源供应电路根据控制信号选择性地将第一电压源耦接至共用插座的第四引脚;开关电路根据控制信号选择性地将共用插座的第三引脚耦接至多路转换器的第三输入端。本发明的接口共用电路可以共用两种具有不同电压的接口。,下面是接口共用电路专利的具体信息内容。

1.一种接口共用电路,该接口共用电路包括:

一共用插座,该共用插座具有一插槽、一第一引脚、一第二引脚、一第三引脚以及一第四引脚;

一多路转换器,该多路转换器具有一第一输入端、一第二输入端以及一第三输入端,其中上述第一输入端用以根据一控制信号选择性地被耦接至一处理器的一第一接口引脚,上述第二输入端用以根据上述控制信号选择性地被耦接至上述处理器的一第二接口传送引脚,并且上述第三输入端用以根据上述控制信号选择性地被耦接至上述处理器的一第二接口接收引脚以及上述第一接口引脚;

一电压转换电路,该电压转换电路用以将上述多路转换器的第二输入端上的信号由一第一电压值转换为一第二电压值以及将上述共用插座的第三引脚上的信号由上述第二电压值转换为上述第一电压值,其中上述电压转换电路还用以将转换后的上述多路转换器的第二引脚上的信号根据上述控制信号选择性地传送至上述共用插座的第四引脚,并且将转换后的上述共用插座的第三引脚上的信号根据上述控制信号选择性地传送至上述多路转换器的第三输入端;

一电源供应电路,该电源供应电路根据上述控制信号选择性地将一第一电压源耦接至上述第四引脚;以及

一开关电路,该开关电路用以根据上述控制信号选择性地将上述共用插座的第三引脚耦接至上述多路转换器的第三输入端。

2.根据权利要求1的接口共用电路,其中上述控制信号由上述共用插座的第二引脚所产生。

3.根据权利要求2的接口共用电路,其中当没有任何插头插入上述插槽时,上述共用插座的第二引脚产生具有一第一电平的上述控制信号,当一第一接口插头插入上述插槽时,上述共用插座的第二引脚产生具有上述第一电平的上述控制信号,并且当一第二接口插头插入上述插槽时,上述共用插座的第二引脚产生具有一第二电平的上述控制信号。

4.根据权利要求3的接口共用电路,其中当没有任何插头插入上述插槽或者上述第一接口插头插入上述插槽时,上述共用插座的第一引脚与上述共用插座的第二引脚耦接,当上述第二接口插头插入上述插槽时,上述共用插座的第一引脚以及上述共用插座的第二引脚断开。

5.根据权利要求3的接口共用电路,还包括:

一第一接口信号产生器,该第一接口信号产生器用以产生一内部第一接口信号,并将上述内部第一接口信号提供至一第一节点,其中上述第一节点耦接至上述多路转换器的第一输入端;以及一第一开关,该第一开关用以根据是否有插头插入上述插槽,选择性地将上述第一节点耦接至上述多路转换器的第三输入端。

6.根据权利要求5的接口共用电路,其中当没有任何插头插入上述插槽时,上述第一开关将上述第一节点耦接至上述多路转换器的第三输入端,当上述第一接口插头或者上述第二接口插头插入上述插槽时,上述第一开关将上述第一节点与上述多路转换器的第三输入端断开。

7.根据权利要求6的接口共用电路,其中当上述控制信号为上述第一电平时,上述多路转换器的第一输入端开路,上述多路转换器的第二输入端开路,上述多路转换器的第三输入端耦接至上述处理器的上述第一接口引脚,上述电压转换电路将上述多路转换器的第二引脚与上述共用插座的第四引脚断开,上述电压转换电路将上述共用插座的第三引脚与上述多路转换器的第三输入端断开,上述电源供应电路将上述第一电压源耦接至上述第四引脚,并且上述开关电路将上述共用插座的第三引脚耦接至上述多路转换器的第三输入端。

8.根据权利要求6的接口共用电路,其中当上述控制信号为上述第二电平时,上述多路转换器的第一输入端耦接至上述处理器的上述第一接口引脚,上述多路转换器的第二输入端耦接至上述处理器的上述第二接口传送引脚,上述多路转换器的第三输入端耦接至上述处理器的上述第二接口接收引脚,上述电压转换电路将转换后的上述多路转换器的第二引脚上的信号传送至上述共用插座的第四引脚,上述电压转换电路将转换后的上述共用插座的第三引脚上的信号传送至上述多路转换器的第三输入端,上述电源供应电路将上述第一电压源与上述第四引脚断开,上述开关电路将上述共用插座的第三引脚与上述多路转换器的第三输入端断开。

9.根据权利要求1的接口共用电路,其中上述电源供应电路还包括:

一第一N型场效应晶体管,该第一N型场效应晶体管具有用以接收上述控制信号的一栅极,用以耦接至上述接地的一源极,以及一漏极;

一第一电阻,该第一电阻具有耦接至一第二电压源的一第一端,以及耦接至上述第一N型场效应晶体管的漏极的一第二端;

一第二N型场效应晶体管,该第二N型场效应晶体管具有用以耦接至上述第一N型场效应晶体管的漏极的一栅极,用以耦接至上述第一电压源的一源极,以及一漏极;以及一第一二极管,该第一二极管具有耦接至上述第二N型场效应晶体管的漏极的一正输入端,以及耦接至上述共用插座的第四引脚的一负输入端。

10.根据权利要求1的接口共用电路,其中上述开关电路还包括一反相器。

11.根据权利要求1的接口共用电路,其中上述开关电路还包括:

一第二电阻,该第二电阻具有耦接至上述共用插座的第三引脚的一第一端,以及一第二端;

一第二二极管,该第二二极管具有耦接至上述接地的一正输入端,以及耦接至上述第二电阻的第二端的一负输入端;

一第一NPN型双极性晶体管,该第一NPN型双极性晶体管具有耦接至上述第二电阻的第二端的一基极,耦接至上述第二二极管的正输入端的一发射极,以及一集电极;

一第三电阻,该第三电阻具有耦接至具有上述第一电压值的一第三电压源的一第一端,以及耦接至上述第一NPN型双极性晶体管的集电极的一第二端;

一第四电阻,该第四电阻具有耦接至上述第一NPN型双极性晶体管的集电极的一第一端,以及一第二端;

一第二NPN型双极性晶体管,该第二NPN型双极性晶体管具有耦接至上述第四电阻的第二端的一基极,用以接收上述控制信号的一发射极,以及耦接至上述多路转换器的第三输入端的一集电极;以及一第五电阻,该第五电阻具有耦接至上述第三电压源的一第一端,以及耦接至上述第二NPN型双极性晶体管的集电极的一第二端。

12.一种接口共用电路,该接口共用电路包括:

一共用插座,该共用插座具有一插槽、一第一引脚、一第二引脚、一第三引脚以及一第四引脚,其中上述插槽可接受符合一第一接口的一第一接口插头以及符合一第二接口的一第二接口插头,当上述插槽与上述第一接口插头耦接时,上述接口共用电路操作于一第一接口模式,当上述插槽与上述第二接口插头耦接时,上述接口共用电路操作于一第二接口模式;

一电源供应电路,该电源供应电路耦接至上述共用插座,用以在上述第一接口模式下,将一第一电压源提供至上述共用插座的第四引脚,并且在上述第二接口模式下,停止提供上述第一电压源至上述共用插座的第四引脚;

一开关电路,该开关电路耦接至上述共用插座,用以在上述第一接口模式下,自上述共用插座的第三引脚接收一第一接口信号,并且在上述第二接口模式下开路;

一电压转换电路,该电压转换电路耦接至上述共用插座,用以在上述第一接口模式下开路,在上述第二接口模式下,接收一第二接口输出信号,将上述第二接口输出信号由一第一电压值转换为一第二电压值,并将已转换的上述第二接口输出信号传送至上述共用插座的第四引脚,自上述共用插座的第三引脚接收一第二接口输入信号,将上述第二接口输入信号由上述第二电压值转换为上述第一电压值;以及一多路转换器,该多路转换器耦接至上述电压转换电路以及上述开关电路,用以在上述第一接口模式下,自上述开关电路接收上述第一接口信号,并将上述第一接口信号传送至一处理器的一第一接口引脚,在上述第二接口模式下,自上述处理器的一第二接口传送引脚接收上述第二接口输入信号,并将上述第二接口输入信号传送至上述电压转换电路,以及在上述第二接口模式下,自上述电压转换电路接收已转换的上述第二接口输入信号,并将已转换的上述第二接口输入信号传送至上述处理器的一第二接口接收引脚。

13.根据权利要求12的接口共用电路,其中当上述插槽未与上述第一接口插头以及上述第二接口插头耦接时,上述接口共用电路操作于一预设接口模式。

14.根据权利要求13的接口共用电路,还包括:

一第一接口信号产生器,该第一接口信号产生器用以产生一内部第一接口信号;以及一第一开关,该第一开关耦接至上述第一接口信号产生器,用以在上述第一接口模式以及上述第二接口模式,致使上述内部第一接口信号传送至上述多路转换器的一第一输入端,以及在上述预设接口模式,致使上述内部第一接口信号传送至上述多路转换器的一第三输入端。

15.根据权利要求14的接口共用电路,其中在上述预设接口模式,上述多路转换器的第一输入端开路,并且上述多路转换器的第三输入端耦接至上述处理器的上述第一接口引脚以将上述内部第一接口信号传送至上述处理器的上述第一接口引脚,并且在上述第二接口模式,上述多路转换器的第一输入端耦接至上述处理器的上述第一接口引脚以将上述内部第一接口信号传送至上述处理器的上述第一接口引脚。

16.根据权利要求14的接口共用电路,其中上述开关电路用以在上述预设接口模式下,自上述第一开关接收上述内部第一接口信号,并且将上述内部第一接口信号传送至上述多路转换器的第三输入端。

17.根据权利要求13的接口共用电路,其中上述共用插座的第二引脚用以根据上述第一接口插头以及上述第二接口插头产生一控制信号,以激活上述电源供应电路、上述开关电路、上述电压转换电路以及上述多路转换器。

18.根据权利要求17的接口共用电路,其中当没有任何插头插入上述插槽时,上述共用插座的第二引脚产生具有一第一电平的上述控制信号,当一第一接口插头插入上述插槽时,上述共用插座的第二引脚产生具有上述第一电平的上述控制信号,并且当一第二接口插头插入上述插槽时,上述共用插座的第二引脚产生具有一第二电平的上述控制信号。

19.根据权利要求18的接口共用电路,其中当没有任何插头插入上述插槽或者上述第一接口插头插入上述插槽时,上述共用插座的第一引脚与上述共用插座的第二引脚耦接,当上述第二接口插头插入上述插槽时,上述共用插座的第一引脚以及上述共用插座的第二引脚断开。

说明书全文

接口共用电路

技术领域

[0001] 本发明涉及一种接口共用电路;特别涉及一种可以共用两种具有不同电压的接口的接口共用电路。

背景技术

[0002] 近年来,各种电子装置变得越来越高级且功能也越来越多样化。举例来说,类似如手机或平板计算机等手持式装置可以具备电子通信能力、收发电子邮件、维持社交网络、通信录管理、媒体播放以及其他各式各样的功能与应用。另外,其他诸如服务器、网络共享器等其被要求的规格也越来越高。
[0003] 其中,电子装置的体积也是规格中很重要的一个课题。由于体积规格的要求,电子装置如何能减少接口的数量,但又能保有一定的功能需求,则成为了另一个需要解决的重要课题。
[0004] 因此,需要提供接口共用电路来解决上述问题。

发明内容

[0005] 本发明提供一种接口共用电路,并且是一种可以共用两种具有不同电压的接口的接口共用电路。
[0006] 本发明提供一种接口共用电路。该接口共用电路包括:一共用插座、一多路转换器、一电压转换电路、一电源供应电路以及一开关电路;该共用插座具有一插槽、一第一引脚、一第二引脚、一第三引脚以及一第四引脚;该多路转换器具有一第一输入端、一第二输入端以及一第三输入端,其中上述第一输入端用以根据一控制信号选择性地被耦接至一处理器的一第一接口引脚,上述第二输入端用以根据上述控制信号选择性地被耦接至上述处理器的一第二接口传送引脚,并且上述第三输入端用以根据上述控制信号选择性地被耦接至上述处理器的一第二接口接收引脚以及上述第一接口引脚;该电压转换电路用以将上述多路转换器的第二输入端上的信号由一第一电压值转换为一第二电压值以及将上述共用插座的第三引脚上的信号由上述第二电压值转换为上述第一电压值,其中上述电压转换电路还用以将转换后的上述多路转换器的第二引脚上的信号根据上述控制信号选择性地传送至上述共用插座的第四引脚,并且将转换后的上述共用插座的第三引脚上的信号根据上述控制信号选择性地传送至上述多路转换器的第三输入端;该电源供应电路根据上述控制信号选择性地将一第一电压源耦接至上述第四引脚;该开关电路用以根据上述控制信号选择性地将上述共用插座的第三引脚耦接至上述多路转换器的第三输入端。
[0007] 本发明亦提供一种接口共用电路。该接口共用电路包括:一共用插座、一电源供应电路、一开关电路、一电压转换电路以及一多路转换器;该共用插座具有一插槽、一第一引脚、一第二引脚、一第三引脚以及一第四引脚,其中上述插槽可接受符合一第一接口的一第一接口插头以及符合一第二接口的一第二接口插头,当上述插槽与上述第一接口插头耦接时,上述接口共用电路操作于一第一接口模式,当上述插槽与上述第二接口插头耦接时,上述接口共用电路操作于一第二接口模式;该电源供应电路耦接至上述共用插座,用以在上述第一接口模式下,将一第一电压源提供至上述共用插座的第四引脚,并且在上述第二接口模式下,停止提供上述第一电压源至上述共用插座的第四引脚;该开关电路耦接至上述共用插座,用以在上述第一接口模式下,自上述共用插座的第三引脚接收一第一接口信号,并且在上述第二接口模式下开路;该电压转换电路耦接至上述共用插座,用以在上述第一接口模式下开路,在上述第二接口模式下,接收一第二接口输出信号,将上述第二接口输出信号由一第一电压值转换为一第二电压值,并将已转换的上述第二接口输出信号传送至上述共用插座的第四引脚,自上述共用插座的第三引脚接收一第二接口输入信号,将上述第二接口输入信号由上述第二电压值转换为上述第一电压值;该多路转换器耦接至上述电压转换电路以及上述开关电路,用以在上述第一接口模式下,自上述开关电路接收上述第一接口信号,并将上述第一接口信号传送至一处理器的一第一接口引脚,在上述第二接口模式下,自上述处理器的一第二接口传送引脚接收上述第二接口输入信号,并将上述第二接口输入信号传送至上述电压转换电路,以及在上述第二接口模式下,自上述电压转换电路接收已转换的上述第二接口输入信号,并将已转换的上述第二接口输入信号传送至上述处理器的一第二接口接收引脚。
[0008] 本发明的接口共用电路可以共用两种具有不同电压的接口。

附图说明

[0009] 图1是显示一依据本公开的实施例的接口共用电路的方框图。
[0010] 图2是显示一依据本公开的实施例的接口插头的示意图。
[0011] 图3是显示另一依据本公开的实施例的接口共用电路的方框图。
[0012] 图4是显示一依据本公开的实施例的接口共用电路未被插入任何插头的操作示意图。
[0013] 图5是显示一依据本公开的实施例的接口共用电路被插入第一接口插头的操作示意图。
[0014] 图6是显示一依据本公开的实施例的接口共用电路被插入第二接口插头的操作示意图。
[0015] 图7是显示一依据本公开的实施例的接口电源供应电路的方框图。
[0016] 图8是显示一依据本公开的实施例的开关电路的方框图。
[0017] 主要组件符号说明:
[0018] 100 接口共用电路
[0019] 102 共用插座
[0020] P02_1 第一引脚
[0021] P02_2 第二引脚
[0022] P02_3 第三引脚
[0023] P02_4 第四引脚
[0024] GND 接地
[0025] CNTL 控制信号
[0026] 104 多路转换器
[0027] 106 电压转换电路
[0028] 108 电源供应电路
[0029] 110 开关电路
[0030] 112 处理器
[0031] 114 第一接口信号产生器
[0032] 220 第一接口插头
[0033] 240 第二接口插头
[0034] SW1~SW8 开关
[0035] N1 第一节点
[0036] IR_IN 内部第一接口信号
[0037] IR_EX 外部第一接口信号
[0038] P04_1 第一输入端
[0039] P04_2 第二输入端
[0040] P04_3 第三输入端
[0041] P22_1~P22_3、P24_1~P24_4 插头引脚
[0042] INV 反相器
[0043] M1 第一N型场效应晶体管
[0044] M2 第二N型场效应晶体管
[0045] D1 第一二极管
[0046] D2 第二二极管
[0047] Q1 第一NPN型双极性晶体管
[0048] Q2 第二NPN型双极性晶体管
[0049] V1 第一电压源
[0050] V2 第二电压源
[0051] V3 第三电压源
[0052] R1 第一电阻
[0053] R2 第二电阻
[0054] R3 第三电阻
[0055] R4 第四电阻
[0056] R5 第五电阻
[0057] CPU_IR 第一接口引脚
[0058] OPEN 开路
[0059] CPU_TX 第二接口传送引脚
[0060] CPU_RX 第二接口接收引脚
[0061] RS232_OUT、RS232_IN 第二接口信号

具体实施方式

[0062] 以下将详细讨论本发明的各种实施例的装置及使用方法。然而值得注意的是,本发明所提供的许多可行的发明概念可实施在各种特定范围中。这些特定实施例仅用于举例说明本发明的装置及使用方法,但非用于限定本发明的范围。
[0063] 图1是显示一依据本公开的实施例的接口共用电路的方框图。接口共用电路100包括共用插座102、一多路转换器104、一电压转换电路106、一电源供应电路108、一开关电路110、一第一接口信号产生器114以及一第一开关SW1。本领域的技术人员可将接口共用电路100实施于一计算机系统配置(configuration)上,例如,手持式设备(hand-held devices)、多处理器系统、基于微处理器或可编程的消费性电子产品(microprocessor-based or programmable consumer electronics)、迷你计算机、平板计算机、桌上型计算机以及类似的设备。然而,在一实施例中,接口共用电路100可被设置于一机顶盒(例如,MOD机顶盒)或者其他具有红外线感应装置的电子装置中,但本发明不限于此。
[0064] 共用插座102具有一插槽、一第一引脚P02_1、一第二引脚P02_2、一第三引脚P02_3以及一第四引脚P02_4。值得注意的是,共用插座102的插槽,可兼容两种具有不同接口信号的插头(第一接口插头以及第二接口插头)。在一实施例中,共用插座102的插槽为一柱状插槽,用以接受具有柱状结构的第一接口插头以及第二接口插头,但本发明不限于此。在其他实施例中,第一接口插头以及第二接口插头亦可为具有方型结构的插头。如图2所示,第一接口插头220以及第二接口插头240为具有柱状结构的插头。第一接口插头220具有三个插头引脚P22_1~P22_3,其中插头引脚P22_1用以与共用插座102的第一引脚P02_1接触以及第二引脚P02_2接触、插头引脚P22_2用以与共用插座102的第三引脚P02_3接触并且插头引脚P22_3用以与共用插座102的第四引脚P02_4接触。换言之,当第一接口插头220插入共用插座102的插槽时,共用插座102的第一引脚P02_1耦接于共用插座102的第二引脚P02_2。详细而言,第一接口插头220的插头引脚P22_1用以耦接至共用电路100所提供的一接地GND,插头引脚P22_2用以传送一外部第一接口信号至共用插座102的第三引脚P02_3,并且插头引脚P22_3用以接收接口共用电路100的电源供应电路108所提供的电压。第二接口插头240具有四个插头引脚P24_1~P24_4,其中插头引脚P24_1用以与共用插座102的第一引脚P02_1接触、插头引脚P24_2用以与共用插座102的第二引脚P02_2接触、插头引脚P24_3用以与共用插座102的第三引脚P02_3接触并且插头引脚P24_4用以与共用插座102的第四引脚P02_4接触。详细而言,第二接口插头
240的插头引脚P24_1用以耦接至共用电路100所提供的一接地GND,插头引脚P24_2用以空接,插头引脚P24_3用以传送第二接口信号(第二接口输入信号RS232_IN)至共用插座
102的第三引脚P02_3,并且插头引脚P24_4用接收接口共用电路100的所传送的第二接口信号(第二接口输出信号RS232_OUT)。值得注意的是,在一实施例中,第一接口插头220所传送的第一接口信号为红外线检测信号。另外,第二接口插头240所接收以及传送的信号为RS-232的接口信号,但本发明不限于此。第一接口插头220以及第二接口插头240亦可为用以传输其他接口信号的插头。
[0065] 值得注意的是,当插槽与第一接口插头220耦接时,接口共用电路100操作于一第一接口模式。当插槽与第二接口插头240耦接时,接口共用电路100操作于一第二接口模式。当插槽未与第一接口插头220以及第二接口插头240耦接时,接口共用电路100操作于一预设接口模式。
[0066] 多路转换器104具有一第一输入端P04_1、一第二输入端P04_2以及一第三输入端P04_3,其中第一输入端P04_1用以根据一控制信号CNTL被选择性地耦接至一处理器112的一第一接口引脚CPU_IR,第二输入端P04_2用以根据控制信号CNTL选择性地被耦接至处理器112的一第二接口传送引脚CPU_TX,并且第三输入端P04_3用以根据控制信号CNTL选择性地被耦接至处理器112的一第二接口接收引脚CPU_RX以及第一接口引脚CPU_IR。详细而言,在第一接口模式下,多路转换器104的第一输入端P04_1以及第二输入端P04_2开路OPEN。多路转换器104的第三输入端P04_3用以自开关电路110接收外部第一接口信号IR_EX,并将外部第一接口信号传送至处理器112的第一接口引脚CPU_IR。另外,在第二接口模式下,多路转换器104的第一输入端P04_1用以自第一节点N1接收内部第一接口信号IR_IN,并且将内部第一接口信号IR_IN传送至处理器112的第一接口引脚CPU_IR。多路转换器104的第二输入端P04_2用以自处理器112的一第二接口传送引脚CPU_TX接收第二接口输入信号RS232_IN,并将第二接口输入信号RS232_IN传送至电压转换电路106。多路转换器104的第三输入端P04_3用以自电压转换电路106接收已转换的第二接口输入信号RS232_IN,并将已转换的第二接口输入信号RS232_IN传送至处理器112的一第二接口接收引脚CPU_RX。另外,在预设接口模式中,多路转换器104的第一输入端P04_1开路。
多路转换器104的第一输入端P04_1以及第三输入端P04_3耦接至处理器112的第一接口引脚CPU_IR以将内部第一接口信号IR_IN传送至处理器112的第一接口引脚CPU_IR。如上所述,多路转换器104可在预设接口模式以及第二接口模式下,藉由不同的输入端,将内部第一接口信号IR_IN传送至处理器112的第一接口引脚CPU_IR。多路转换器104在第一接口模式下,则停止将内部第一接口信号IR_IN传送至处理器112的第一接口引脚CPU_IR,并将第一接口插头220所输入的外部第一接口信号IR_EX传送至处理器112的第一接口引脚CPU_IR。
[0067] 电压转换电路106用以将多路转换器104的第二输入端P04_2上的信号由一第一电压值转换为一第二电压值以及将共用插座102的第三引脚P02_3上的信号由第二电压值转换为第一电压值,其中电压转换电路106还用以将转换后的多路转换器104的第二输入端P04_2上的信号根据控制信号CNTL选择性地传送至共用插座102的第四引脚P02_4,以及将转换后的共用插座102的第三引脚P02_3上的信号根据控制信号CNTL选择性地传送至多路转换器104的第三输入端P04_3。详细而言,在第一接口模式下,电压转换电路106开路。在第二接口模式下,电压转换电路106用以自处理器104接收一第二接口输出信号RS232_OUT,将第二接口输出信号RS232_OUT由一第一电压值转换为一第二电压值,并将已转换的第二接口输出信号RS232_OUT传送至共用插座102的第四引脚P02_4。另外,在第二接口模式下,电压转换电路106还用以自共用插座102的第三引脚P02_3接收一第二接口输入信号RS232_IN,将第二接口输入信号RS232_IN由第二电压值转换为第一电压值,并将已转换的第二接口输入信号RS232_IN传送至共用插座102。另外,在预设接口模式下,电压转换电路106开路。值得注意的是,第一电压值为符合第一接口规范的电压值,并且第二电压值为符合第二接口规范的电压值。在一实施例中,第一接口为一红外线传输接口,其电压的高电平为3.3伏特,其低电平为0伏特,但本发明不限于此。在本实施例中,第二接口为RS232的接口,其电压的高电平为-5~-15伏特,其低电平为5~15伏特,但本发明不限于此。换言之,第二接口中-5~-15伏特电平的信号为逻辑1,5~15伏特电平的信号为逻辑0。
[0068] 电源供应电路108根据控制信号CNTL选择性地将一第一电压源V1耦接至第四引脚P02_4。详细而言,在第一接口模式下,电源供应电路108用以将一第一电压源V1提供至共用插座102的第四引脚P02_4。在第二接口模式下,电源供应电路108停止提供第一电压源V1至共用插座102的第四引脚P02_4。另外,在预设接口模式下,电源供应电路108用以将第一电压源V1提供至第四引脚P02_4。值得注意的是,第一电压源V1用以提供至第一接口插头220的电压。因此,第一电压源V1需符合第一接口的规范。在一实施例中,第一接口插头220为红外线外接接收器的插头,并且红外线外接接收器所需要的电压为5伏特。因此,第一电压源V1的电压值为5伏特,但本发明不限于此。
[0069] 开关电路110用以根据控制信号CNTL选择性地将共用插座102的第三引脚P02_3耦接至多路转换器104的第三输入端P04_3。详细而言,在第一接口模式下,开关电路110用以自共用插座102的第三引脚P02_3接收一第一接口信号。在第二接口模式下,开关电路110则为开路。另外,在预设接口模式下,开关电路110用以自第一开关SW1接收内部第一接口信号IR_IN,并且将内部第一接口信号IR_IN传送至多路转换器104的第三输入端P04_3。
[0070] 在一实施例中,控制信号CNTL由共用插座102的第二引脚P02_2所产生。当没有任何插头插入插槽时,共用插座102的第二引脚P02_2产生具有一第一电平的控制信号CNTL,当一第一接口插头220插入插槽时,共用插座102的第二引脚P02_2产生具有第一电平的控制信号CNTL,并且当一第二接口插头240插入插槽时,共用插座102的第二引脚P02_2产生具有一第二电平的控制信号CNTL。当没有任何插头插入插槽或者第一接口插头220插入插槽时,共用插座102的第一引脚P02_1与共用插座102的第二引脚P02_2耦接,当第二接口插头240插入插槽时,共用插座102的第一引脚P02_1以及共用插座102的第二引脚P02_2断开。详细而言,第一电平为低电平(GND)用以代表逻辑0,并且第二电平为高电平用以代表逻辑1。在一实施例中,共用插座102的第二引脚P02_2可经由一电阻耦接至一电压源(未图示),以在第二接口插头240插入插槽时产生高电平的控制信号CNTL。当没有任何插头插入插槽或者第一接口插头220插入插槽时,共用插座102的第一引脚P02_1的接地GND与共用插座102的第二引脚P02_2耦接,因此第二引脚P02_2产生低电平的控制信号CNTL。详细而言,共用插座102的第一引脚P02_1以及共用插座102的第二引脚P02_2皆耦接至接地GND。当第二接口插头240插入插槽时,共用插座102的第二引脚P02_2与第一引脚P02_1断开(去耦接)。因此,耦接至第二引脚P02_2的电压源可在共用插座102的第二引脚P02_2上产生高电平的控制信号CNTL。
[0071] 第一接口信号产生器114用以产生一内部第一接口信号IR_IN,并将内部第一接口信号IR_IN提供至一第一节点N1,其中第一节点N1耦接至多路转换器104的第一输入端P04_1。值得注意的是,在一实施例中,内部第一接口信号IR_IN为一红外线检测信号,但本发明不限于此。
[0072] 第一开关SW1用以根据是否有插头插入插槽,选择性地将第一节点N1耦接至多路转换器104的第三输入端P04_3。详细而言,第一接口模式以及第二接口模式中,第一开关SW1用以致使内部第一接口信号IR_IN传送至多路转换器104的一第一输入端P04_1。另外,在预设接口模式中,第一开关SW1用以致使内部第一接口信号IR_IN传送至多路转换器104的一第三输入端P04_3。在一实施例中,第一开关SW1可为设置于共用插座102中的一机构装置,例如弹片,但本发明不限于此。第一开关SW1可在第一接口插头220以及第二接口插头240中的任一者,被插入插槽时断开第一节点与开关电路110的电性连接关系。在其他实施例中,第一开关SW1亦可藉由设置于共用插座102中的一机构装置所产生的信号而动作。
[0073] 当没有任何插头插入插槽时,第一开关SW1将第一节点N1耦接至多路转换器104的第三输入端P04_3,当第一接口插头220或者第二接口插头240插入插槽时,第一开关SW1将第一节点N1与多路转换器104的第三输入端P04_3断开。
[0074] 图3是显示另一依据本公开的实施例的接口共用电路的方框图。详细而言,图3为图1的接口共用电路100的等效电路图。根据图1的说明,多路转换器104具有三个开关SW6~SW8、电压转换电路106具有两个开关SW2~SW3、电源供应电路108具有一个开关SW4、开关电路110具有一个开关SW5。多路转换器104的开关SW6用以根据控制信号CNTL,将第一输入端P04_1选择性地耦接至处理器112的第一接口引脚CPU_IR以及开路OPEN。多路转换器104的开关SW7用以根据控制信号CNTL,将第二输入端P04_2选择性地耦接至处理器112的第二接口传送引脚CPU_TX以及开路OPEN。多路转换器104的开关SW8用以根据控制信号CNTL,将第三输入端P04_3选择性地耦接至处理器112的第二接口接收引脚CPU_RX以及处理器112的第一接口引脚CPU_IR。电压转换电路106的开关SW2用以根据控制信号CNTL,选择性地将共用插座102的第三引脚P02_3耦接至多路转换器104的第三输入端P04_3。电压转换电路106的开关SW3用以根据控制信号CNTL,选择性地将多路转换器104的第二引脚P04_2耦接至共用插座102的第四引脚P02_4。电源供应电路108的开关SW4用以根据控制信号CNTL选择性地将第一电压源V1耦接至第四引脚P02_4。开关电路110中的开关SW5用以根据控制信号CNTL选择性地将共用插座102的第三引脚P02_3耦接至多路转换器104的第三输入端P04_3。
[0075] 图4是显示一依据本公开的实施例的接口共用电路未被插入任何插头的操作示意图。详细而言,图4是图3所示的共用插座102未被插入任何插头的操作示意图。在图4中,由于共用插座102未被插入任何插头,因此,第一开关SW1将第一节点N1耦接至多路转换器104的第三输入端P04_3,并且共用插座的第二引脚P02_2耦接至第一引脚P02_1的接地GND。由于共用插座的第二引脚P02_2耦接至第一引脚P02_1的接地GND,故控制信号CNTL为第一电平。当控制信号CNTL为第一电平时,多路转换器104的开关SW6致使第一输入端P04_1开路OPEN,多路转换器104的开关SW7致使第二输入端P04_2开路OPEN,多路转换器104的开关SW8致使第三输入端P04_3耦接至处理器112的第一接口引脚CPU_IR,电压转换电路106的开关SW3将多路转换器104的第二输入端P04_2与共用插座102的第四引脚P02_4断开,电压转换电路106的开关SW2将共用插座102的第三引脚P02_3与多路转换器104的第三输入端P04_3断开,电源供应电路108的开关SW4将第一电压源V1耦接至第四引脚P02_4,并且开关电路110的开关SW5将共用插座102的第三引脚P02_3耦接至多路转换器104的第三输入端P04_3。如上所述,当共用插座102未被插入任何插头时,第一接口信号产生器114在第一节点N1上所产生的内部第一接口信号IR_IN经由第一开关SW1以及开关电路110的开关SW5,被提供至处理器112的第一接口引脚CPU_IR。
[0076] 图5是显示一依据本公开的实施例的接口共用电路被插入第一接口插头的操作示意图。详细而言,图5是图3所示的共用插座102被第一接口插头220插入的操作示意图。在图5中,由于第一接口插头220插入插槽,因此,第一开关SW1将第一节点N1与多路转换器104的第三输入端P04_3断开,并且共用插座的第二引脚P02_2耦接至第一引脚P02_1的接地GND。由于共用插座的第二引脚P02_2耦接至第一引脚P02_1的接地GND,故控制信号CNTL为第一电平。当控制信号CNTL为第一电平时,多路转换器104的开关SW6致使第一输入端P04_1开路OPEN,多路转换器104的开关SW7致使第二输入端P04_2开路OPEN,多路转换器104的开关SW8致使第三输入端P04_3耦接至处理器112的第一接口引脚CPU_IR,电压转换电路106的开关SW3将多路转换器104的第二引脚P02_2与共用插座102的第四引脚P02_4断开,电压转换电路106的开关SW2将共用插座102的第三引脚P02_3与多路转换器104的第三输入端P04_3断开,电源供应电路108的开关SW4将第一电压源V1耦接至第四引脚P02_4,并且开关电路110的开关SW5将共用插座102的第三引脚P02_3耦接至多路转换器104的第三输入端P04_3。如上所述,当共用插座102被第一接口插头220插入时,第一接口信号产生器114在第一节点N1上所产生的内部第一接口信号IR_IN经由多路转换器104的开关SW6耦接至开路,并且第一接口插头220的插头引脚P22_2所提供的外部第一接口信号IR_EX,经由至共用插座102的第三引脚P02_3、开关电路110的开关SW5以及多路转换器104的开关SW8,被提供至处理器112的第一接口引脚CPU_IR。
[0077] 图6是显示一依据本公开的实施例的接口共用电路被插入第二接口插头的操作示意图。详细而言,图6是图3所示的共用插座102被第二接口插头240插入的操作示意图。在图6中,由于第二接口插头240插入插槽,因此,第一开关SW1将第一节点N1与多路转换器104的第三输入端P04_3断开,并且共用插座的第二引脚P02_2空接。由于共用插座的第二引脚P02_2空接,故控制信号CNTL为第二电平。当控制信号CNTL为第二电平时,多路转换器104的开关SW6致使第一输入端P04_1耦接至处理器112的第一接口引脚CPU_IR,多路转换器104的开关SW7致使第二输入端P04_2耦接至处理器112的第二接口传送引脚CPU_TX,多路转换器104的开关SW8致使第三输入端P04_3耦接至处理器112的第二接口接收引脚CPU_RX,电压转换电路106的开关SW3将转换后的多路转换器104的第二引脚P02_2上的信号传送至共用插座102的第四引脚P02_4,电压转换电路106的开关SW2将转换后的共用插座102的第三引脚P02_3上的信号传送至多路转换器104的第三输入端P04_3,电源供应电路108的开关SW4将第一电压源V1与第四引脚P02_4断开,开关电路110的开关SW5将共用插座102的第三引脚P02_3与多路转换器104的第三输入端P04_3断开。如上所述,当共用插座102被第二接口插头240插入时,第一接口信号产生器114在第一节点N1上所产生的内部第一接口信号IR_IN经由多路转换器104的开关SW6被提供至处理器112的第一接口引脚CPU_IR,并且第二接口插头240的插头引脚P24_3所提供的第二接口输入信号RS232_IN,经由至共用插座102的第三引脚P02_3、电压转换电路106的开关SW2以及多路转换器104的开关SW8,被提供至处理器112的第二接口接收引脚CPU_RX,并且处理器112的第二接口传送引脚CPU_TX所产生的第二接口输出信号RS232_OUT,经由多路转换器104的开关SW7、电压转换电路106的开关SW3以及共用插座102的第四引脚P02_4,被提供至第二接口插头240的插头引脚P24_4。值得注意的是,内部第一接口信号IR_IN以及外部第一接口信号IR_EX为相同接口的信号。在一实施例中,内部第一接口信号IR_IN以及外部第一接口信号IR_EX为红外线检测信号,用以检测所接收的红外线信号,但本发明不限于此。内部第一接口信号IR_IN以及外部第一接口信号IR_EX亦可为其他接口的其他种类的信号,例如蓝牙信号等等。另外,在一实施例中,第二接口输出信号RS232_OUT以及第二接口输入信号RS232_IN为符合RS232接口规范的信号,但本发明不限于此。第二接口输出信号RS232_OUT以及第二接口输入信号RS232_IN亦可为符合其他接口的传输信号,例如USB等等。
[0078] 图7是显示一依据本公开的实施例的接口电源供应电路的方框图。如图7所示,电源供应电路108还包括一第一N型场效应晶体管M1、一第一电阻R1、一第二N型场效应晶体管M2以及一第一二极管D1。第一N型场效应晶体管M1具有用以接收控制信号CNTL的一栅极,用以耦接至接地的一源极,以及一漏极,但本发明不限于此。第一电阻R1具有耦接至一第二电压源V2的一第一端,以及耦接至第一N型场效应晶体管M1的漏极的一第二端。第二N型场效应晶体管M2具有用以耦接至第一N型场效应晶体管M1的漏极的一栅极,用以耦接至第一电压源V1的一源极,以及一漏极。第一二极管D1具有耦接至第二N型场效应晶体管M2的漏极的一正输入端,以及耦接至共用插座102的第四引脚P02_4的一负输入端。值得注意的是,第一电压源V1用以提供至第一接口插头220的电压。因此,第一电压源V1需符合第一接口的规范。在一实施例中,第一接口插头220为红外线外接接收器的插头,并且红外线外接接收器所需要的电压为5伏特。因此,第一电压源V1的电压值为5伏特,但本发明不限于此。另外,电路设计者可根据第一N型场效应晶体管M1以及第二N型场效应晶体管M2的特性设计第二电压源V2的电压值。在一实施例中,第二电压源V2的电压值为12伏特,但本发明不限于此。
[0079] 图8是显示一依据本公开的实施例的开关电路的方框图。如图8所示,开关电路110还包括一反相器INV。详细而言,开关电路110还包括一第二电阻R2、一第二二极管D2、一第一NPN型双极性晶体管Q1、一第三电阻R3、一第四电阻R4、一第二NPN型双极性晶体管Q2以及一第五电阻R5,但本发明不限于此。第二电阻R2具有耦接至共用插座102的第三引脚P02_3的一第一端,以及一第二端。第二二极管D2具有耦接至接地的一正输入端,以及耦接至第二电阻R2的第二端的一负输入端。第一NPN型双极性晶体管Q1具有耦接至第二电阻R2的第二端的一基极,耦接至第二二极管D2的正输入端的一发射极,以及一集电极。第三电阻R3具有耦接至具有第一电压值的一第三电压源V3的一第一端,以及耦接至第一NPN型双极性晶体管Q1的集电极的一第二端。第四电阻R4具有耦接至第一NPN型双极性晶体管Q1的集电极的一第一端,以及一第二端。第二NPN型双极性晶体管Q2具有耦接至第四电阻R4的第二端的一基极,用以接收控制信号CNTL的一发射极,以及耦接至多路转换器104的第三输入端P04_3的一集电极。第五电阻R5具有耦接至第三电压源V3的一第一端,以及耦接至第二NPN型双极性晶体管Q2的集电极的一第二端。第五电阻R5、第二NPN型双极性晶体管Q2以及第四电阻R4可构成一开关。然而,第五电阻R5、第二NPN型双极性晶体管Q2以及第四电阻R4所构成的开关会将信号反相。因此,开关电路110藉由反相器INV,将信号先进行反相,使得输入多路转换器104的第三输入端P04_3的信号为正确的电平。值得注意的是,第一电压值为符合第一接口规范的电压值。在一实施例中,第一接口为一红外线传输接口,其电压的高电平为3.3伏特,其低电平为0伏特,但本发明不于此。
因此,在该实施例中,第一电压值为3.3伏特。另外,第二电压值为符合第二接口规范的电压值。在一实施例中,第二接口为RS232的接口,其电压的高电平为-5~-15伏特,其低电平为5~15伏特,但本发明不限于此。第一接口信号以及第二接口信号都会经由多路转换器104传送至处理器112。因此,反相器INV中的第二二极管D2用以防止负电位损坏第一NPN型双极性晶体管Q1以及第二NPN型双极性晶体管Q2。
[0080] 本发明所提供的接口共用电路100,是一种可以共用两种具有不同电压的接口的接口共用电路。
[0081] 本发明的方法,或特定形态或其部分,可以以程序代码的形态存在。程序代码可储存于实体媒体,如软盘、光盘片、硬盘、或是任何其他机器可读取(如计算机可读取)储存媒体,亦或不限于外在形式的计算机程序产品,其中,当程序代码被机器(如计算机)载入且执行时,此机器变成用以参与本发明的装置。程序代码也可通过一些传送媒体(如电线或电缆、光纤、或是任何传输形态)进行传送,其中,当程序代码被机器(如计算机)接收、载入且执行时,此机器变成用以参与本发明的装置。当在通用处理单元实际操作时,程序代码结合处理单元提供一操作类似于应用特定逻辑电路的独特装置。
[0082] 惟以上所述者,仅为本发明的较佳实施例而已,应当不能以此限定本发明实施的范围,即凡是根据本发明权利要求书的范围及发明说明书内容所作的简单的等同变化与修饰,皆仍属本发明专利涵盖的范围内。另外本发明的任一实施例或权利要求不须达到本发明所公开的全部目的、优点或特点。此外,摘要部分和标题仅是用来辅助专利文件检索之用,并非用来限制本发明的权利范围。
高效检索全球专利

IPRDB是专利检索,专利查询,专利分析-国家发明专利查询检索分析平台,是提供专利分析,专利查询专利检索等数据服务功能的知识产权数据服务商。

我们的产品包含105个国家的1.26亿组数据,专利查询、专利分析

电话:13651749426

侵权分析

IPRDB的侵权分析产品是IPRDB结合多位一线专利维权律师和专利侵权分析师的智慧,开发出来的一款特色产品,也是市面上唯一一款帮助企业研发人员、科研工作者、专利律师、专利分析师快速定位侵权分析的产品,极大的减少了用户重复工作量,提升工作效率,降低无效或侵权分析的准入门槛。

立即试用